第一范文网 - 专业文章范例文档资料分享平台

北邮数电上实验报告汇总

来源:用户分享 时间:2025/12/2 18:15:57 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

北京邮电大学电子工程学院

北京邮电大学

数字电路与逻辑设计实验

学院:

班级: 姓名: 学号: 班内序号:

1

北京邮电大学电子工程学院

实验一 Quartus II原理图输入法设计 一、实验目的:

(1)熟悉Quartus II原理图输入法进行电路设计和仿真。 (2)掌握Quartus II 图形模块单元的生成与调 (3)熟悉实验板的使用 二、实验所用器材: (1)计算机 (2)直流稳压电源

(3)数字系统与逻辑设计实验开发板 三、实验任务要求

(1)用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。

(2)用(1)中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入信号,发光二极管显示输出信号。 (3)用VHDL语言实现全加器。 四、实验原理图和实验波形图 1、全加器实验原理图。

2

北京邮电大学电子工程学院

2、全加器实验波形图。

五、仿真波形分析

由仿真波形可以看出,当a,b,ci有两个或者两个以上为1时,产生进位,即co输出为1,而输出s则是当a,b,ci输入偶数个1时为0,奇数个1时为1,满足实验原理,仿真波形正确。

3

北京邮电大学电子工程学院

实验三 VHDL组合逻辑电路设计 一、实验目的:

(1)熟悉Quartus II原理图输入法进行电路设计和仿真。 (2)掌握Quartus II 图形模块单元的生成与调 (3)熟悉实验板的使用 二、实验所用器材: (1)计算机 (2)直流稳压电源

(3)数字系统与逻辑设计实验开发板 三、实验任务要求

(1)用VHDL语言设计将8421计数器,分频器和数码管译码器连接使用,实现在指定数码管滚动显示0-9,其余数码管不亮,并带有清零功能,并下载到实验板显示计数结果。 四、实验VHDL代码和仿真波形图 (1)VHDL代码 library ieee;

use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity xianshi is port(

clk,clr:in std_logic;

4

北京邮电大学电子工程学院

b:out std_logic_vector(6 downto 0); cat:out std_logic_vector(5 downto 0)); end xianshi;

architecture a of xianshi is

signal ctmp:std_logic_vector(3 downto 0); signal tmp:integer range 0 to 1249999; signal clktmp:std_logic;

signal e:std_logic_vector(6 downto 0); begin

p1:process(clk,clr) begin if clr='0' then tmp<=0;

elsif clk'event and clk='1' then if tmp=1249999 then tmp<=0;clktmp<=not clktmp; else

tmp<=tmp+1; end if; end if; end process p1;

5

搜索更多关于: 北邮数电上实验报告汇总 的文档
北邮数电上实验报告汇总.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c6l55b08dm42xc786b4a94zk8m0hvkq00rw0_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top