第一范文网 - 专业文章范例文档资料分享平台

数字电路设计实验报告

来源:用户分享 时间:2025/11/28 14:59:00 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

·七段数码显示译码器的功能仿真波形

主要实验步骤:

(1) 用Verilog HDL语言设计3线—8线普通译码器,仿真设计结果。

(2) 用Verilog HDL语言设计七段数码显示译码器,仿真设计结果,进行定时分析。 (3) 分别下载七段数码显示译码器,并进行在线测试。 分析和小结:

若要求显示数字0~F,decode4-7程序应该怎样修改? 答:在case语句中增加以下几句:

a: {a,b,c,d,e,f,g}=7’b1110111; b: {a,b,c,d,e,f,g}=7’b0011111; c: {a,b,c,d,e,f,g}=7’b1001110; d: {a,b,c,d,e,f,g}=7’b0111101; e:{a,b,c,d,e,f,g}=7’b1101111; f: {a,b,c,d,e,f,g}=7’b1001111;

实验四

实验名称:计数器设计 实验目的:

(1) 复习计数器的构成及工作原理。 (2) 掌握用图形法设计计数器的方法。

(3) 掌握用Verilog HDL语言设计计数器的方法。 (4) 进一步掌握时序逻辑电路的仿真方法。 设计原理图或实验原程序: ·十进制计数器的原理图

·计数器的Verilog HDL语言

·十进制计数器的功能仿真波形图

主要实验步骤:

搜索更多关于: 数字电路设计实验报告 的文档
数字电路设计实验报告.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c0pvnm80udj6msol1o3yr_3.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top