第一范文网 - 专业文章范例文档资料分享平台

华中科技大学出版社胡乾斌课后习题 - 第五章 - 自测题

来源:用户分享 时间:2025/6/27 9:04:53 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

第五章 自 测 题

5.1 填空题

1. RAM 6264芯片的地址线为A12~A0,其存储容量为 8kb

2. 可用紫外线擦除后改写的存储器EPROM经擦除后,各单元的内容应为 FFH 3. 为实现内外程序存储器的衔接,应使用 PSEN

4. MCS-51可提供 ROM 和 RAM两种存储器、最大存储空间可达 64KB 的两个并行

5. 在存储器编址技术中,不需要额外增加电路,但却能造成存储映像区重叠的编址方法

是 线选 法,能有效利用存储空间、适用于大容量存储器扩展的编址方法是 地址译码

6. 64KB的SRAM存储器芯片需要16 根地址线和 18 根数据线。

5.2 选择题 (在各题的A、B、C、D四个选项中,选择一个正确的答案) 1. MCS-51单片机在对程序存储器进行读控制时,有效信号是( B ) A. /RD B. /PSEN C. /WR D. /RD 和/PSEN 2. 在MCS-51中,为实现P0口线的数据和低位地址复用,应使用( A ) A. 地址锁存器 B. 地址寄存器 C. 地址缓冲器 D. 地址译码器 3. MCS-51单片机在对数据存储器进行写控制时,有效信号是( D ) A. /PSEN B. /EA C. ALE D. /WR

4. 用Intel 2114(1K×4位)扩展成8KB的存储器系统,所需2114的片数和片选信号 数为( D )

A. 16、16 B. 8、8 C. 8、16 D. 16、8

5. 在使用译码法同时扩展多片数据存储器芯片时,不能在各存储芯片间并行连接的 信号是( B )

A. 读写信号(/RD 和/WR ) B. C. 数据信号 D. 高位地址信号 5.3 问答题

1. 已知8031最小系统采用的一片2716程序存储器芯片(2KB),其片选信号/CE P2.6相连,试问占用了多少组重叠的地址范围?写出最小的一组和最大的一组地址。

2. 图T5.1是2片2764、1片6264与8031、74373的接线图,采用线选法将A15、A14、A13分别与2764、6264的/CE 连接,试写出2764、6264 图T5.1

3. 图T5.2是8031与3片2764、2片6264的接线图,采用地址全译码法将2764、6264的/CE与74138 图T5.2

华中科技大学出版社胡乾斌课后习题 - 第五章 - 自测题.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c0rp8l2xu634n7xy5eb8g_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top