第一范文网 - 专业文章范例文档资料分享平台

Cadence - SPB16.3入门教程 - 元器件布局 doc

来源:用户分享 时间:2025/6/25 0:50:17 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

Cadence_SPB16.3入门教程——元器件布局

2012-03-07 13:50:28| 分类: cadence | 标签: |字号大中小 订阅

在摆放元件的时候可以与OrCAD Capture交互来完成。在OrCAD Capture中打开原理图,选择菜单

Options->Perferences,如图3.11所示。

图3.11 OrCAD Capture交互

弹出Preferences对话框,如图3.12所示。

图3.12 Preferences 对话框

点击Miscellaneous标签,将Enable Intertool Communication复选框选中。点击确定关闭对话框。 之后在allegro中打开Placement 对话框的状态下,首先在原理图中点击需要放置的元件使之处于选中状态下,然后切换到allegro中,把鼠标移到作图区域内,就会发现该元件跟随着鼠标一起移动了,在想要放置的位置单击鼠标左键即可将该元件放置在PCB中,cadence的这个交互功能非常的好用,不仅在布局的

时候可以这样,在布线仿真的时候都能使用该功能来提高效率。

PCB布局是一个很重要很细心的工作,直接影响到电路信号的质量。布局也是一个反复调整的过

程。一般高速PCB布局可以考虑以下几点:

·CPU或者关键的IC应尽量放在PCB的中间,以便有足够的空间从CPU引线出来。

·CPU与内存之间的走线一般都要做等长匹配,所以内存芯片的放置要考虑走线长度也要考虑间隔是

否够绕线。

·CPU的时钟芯片应尽量靠近CPU,并且要远离其它敏感的信号。 ·CPU的复位电路应尽量远离时钟信号以及其它的高速信号。 ·去耦电容应尽量靠近CPU电源的引脚,并且放置在CPU芯片的反面。

·电源部分应放在板子的四周,并且要远离一些高速敏感的信号。

·接插件应放置在板子的边上,发热大的元器件应放在置在通风条件好的位置,如机箱风扇的方向。

·一些测试点以及用来选择的元件应放在顶层,方便调试。

·同一功能模块的元件应尽量放在同一区域内。

在布局的过程中,如果某一元件的位置暂时固定了,可以将其锁住,防止不小心移动以提高效率。Allegro提供了这个功能。点击工具栏的

图标按钮,然后点击一下元件,右键选择Done,然后该元件就

再也无法选中了,如果要对已经锁定的元件解锁,可以点击工具栏的图标按钮,然后点击右键Done。

也可以点击该按钮后在PCB画图区域点击右键,选择Unfix All选项来解锁所有的元件。

摆放元件的时候,如果需要将元件放置在对面那一层,可以选中元件后单击右键选择菜单Mirror这时

候该元件就被放置到相反的那一层。 在完成元件的布局后,还要重新画板框以及禁止布线层与禁止摆放层。可以参考上面的画板框方法来

完成这些工作,这里就不重复了。

Cadence - SPB16.3入门教程 - 元器件布局 doc.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c10qwr5jheg81m9t3zgvd_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top