图4. 直流耦合与交流耦合情况下,CML输出波形
3.2 CML接口输入结构
CML输入结构有几个重要特点,这也使它在高速数据传输中成为常用的方式,如图5所示,Maxim公司的CML输入阻抗为50 ,容易使用。输入晶体管作为射随器,后面驱动一差分放大器。
图5. CML输入电路匹配
表II以MAX3831/MAX3832为例列出了CML器件的输入输出技术参数 表II. CML输入和输出规格(负载 = 50至VCC) PARAMETER
Differential Output Voltage Output Common Mode Voltage
CONDITION MIN
640
VCC - 0.6V
TYP 800
MAX 1000
Units mVp-p V V mVp-p
Single-Ended Input Voltage
VIS
Range
VCC-0.2
VCC +
0.2V
Differential Input Voltage
400 1200
Swing
注:Maxim不同产品CML输入灵敏度不同,如MAX3875、MAX3876。
4
LVDS接口LVDS用于低压差分信号点到点的传输,该方式有三大优点,使其更具有吸引力。A) LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100。这一特征使它适合做并行数据传输。B) LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。C) LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。
4.1 LVDS接口输出结构
Maxim公司LVDS输出结构在低功耗和速度方面做了优化,电路如图6所示。电路差分输出阻抗为100,表III列出了其它一些指标。
图6. LVDS接口输出结构
4.2 LVDS接口输入结构
LVDS输入结构如图7所示,IN+与IN-输入差分阻抗为100,为适应共模电压宽范围内的变化,输入级还包括一个自动电平调整电路,该电路将共模电压调整为一固定值,该电路后面是一个施密特触发器。施密特触发器为防止不稳定,设计有一定的滞回特性,施密特后级是差分放大器。
图7. LVDS接口输入结构
表III总结了Maxim公司LVDS输入与输出技术指标(MAX3831, MAX3821和MAX3890)
表III. LVDS输入和输出规格 PARAMETER Output High Voltage Output Low Voltage Differential Output Voltage Change in Magnitude of Differential Output for Complementary States Offset Output Voltage SYMBOL CONDITION MIN TYP MAX UNITS VOH VOL |Vod| 1.475 V 0.925 x x x 250 400 mV 25 mV |Vod| 1.125 80 0 1.275 V 25 120 12 40 mV Change in Magnitude of Output Offset Voltage for |Vos| Complementary States Differential Output Impedance Output Current Output Current Input Voltage Range Differential Input Voltage Input Common-Mode Current Threshold Hysteresis Vi |Vid| Short together Short to GND mA mA 2.4 V mV μA mV 100 LVDS Input 350 VOS = 1.2V 85 70 100 115 Differential Input Impedance Rin
相关推荐: