如果是SDRAM,需要计算并设定PLL的相移。 5. Nios IDE中检查项目设计是否正确。
43. Using cable \ Resetting and pausing target processor: OK
Reading System ID at address 0x00201040: verified No CFI table found at address 0x00000000 Leaving target processor paused 下载FLASH时出现这个问题?
答:这个是FLASH设置问题,需要几点需要注意: 1. 数据线双向;
2. 16位和8位模式要分清楚;
3. 在SOPC builder中要根据自己的FLASH类型正确设置参数,并行FLASH要加三态桥。
44.make -s all includes Compiling int01.c... Linking int01.elf...
/cygdrive/c/altera/90/nios2eds/bin/nios2-gnutools/H-i686-pc-cygwin/bin/../lib/gcc/nios2-elf/3.4.6/http://www.cnblogs.com/http://www.cnblogs.com/nios2-elf/bin/ld: region ram is full (int01.elf section .rwdata). Region needs to be 32 bytes larger.
/cygdrive/c/altera/90/nios2eds/bin/nios2-gnutools/H-i686-pc-cygwin/bin/../lib/gcc/nios2-elf/3.4.6/http://www.cnblogs.com/http://www.cnblogs.com/nios2-elf/bin/ld: section .bss [00000020 -> 00000233] overlaps section .exceptions [00000020 -> 00000147]
/cygdrive/c/altera/90/nios2eds/bin/nios2-gnutools/H-i686-pc-cygwin/bin/../lib/gcc/nios2-elf/3.4.6/http://www.cnblogs.com/http://www.cnblogs.com/nios2-elf/lib/mno-hw-mul/libsmallc.a(writer.o)(.text+0x1c): In function `_write_r':
/build/nios2eds-gnutools-win32-9.0/bin/nios2-gnutools/src/newlib/newlib/libc/reent/writer.c:57: Unable to reach errno (at 0x00000020) from
the global pointer (at 0x0000b7c4) because the offset (-47012) is out of the allowed range, -32678 to 32767. collect2: ld returned 1 exit status make: *** [int01.elf] Error 1 Build completed in 55.703 seconds 这个问题是什么原因啊?
答:出现这种情况是没有使用SDRAM,用FPGA内部的onchip memory。因为FPGA内部的资源有限,onchip memory比较小,如果运行比较大的程序就会出现上述错误
1. 怎样在TCL脚本分配管脚 source
couldn't read file \答: From the Tools menu select Tcl Scripts, and then from the project folder choose the setup script for your particular development board, and click Run.
2.D:\\TEST\\nios_sst60下载时出现错误:
Error: Can't configure device. Expected JTAG ID code 0x020010DD for device 1, but found JTAG ID code 0x020B40DD. 答:SOPC所选器件和开发板上的不一致。
3.在NOIS II中Bulid例程hello_world都出现了错误,错误提示为:
gdrive/c/altera/kits/nios2/components/altera_nios2/HAL/src/alt_busy_sle
ep.c:68: error: parse error before '/' token等错误全部由
alt_busy_sleep.c引起,都是关于括号不匹配的问题,而alt_busy_sleep.c是IDE
中的一个默认程序。这个错误同样出现在D:\\TEST\\DE2Project\\software\\nios2 ,培训用的一个简单实验。
答:找到system.h文件,里面有个关于系统时钟频率的设置项,应该是没有赋值
,你手动赋值。比如你用50MHZ的时钟,就设成50000000
如果总是出现上述问题,可能和软件有关系,建议重新安装软件。注意quartus和
NIOS安装版本一定要相同,不能混装。
4.这个错误是什么原因引起,把那个sdk_arm删除后,又提示另一个地方出错。 答:运行NIOS II IDE,点Project->Clear,重新Builde,应该可以解决问题。 5.在SOPC中Generate出现如下错误是怎么回事? Error: Generator program for module 'epcs_controller' did NOT run successfully. 只要在SOPC中加入 epcs_controller就会出现此错误,无法生成一个元件。
答:可能和软件有关系,建议重新安装软件(这个问题是我刚学NIOS遇到的最头
痛的一个问题,问题的原因是Quartus和Nios安装的版本不一致)。
6.在Nios II IDE中,怎样打开一个已经存在的工程?每次新建工程比较麻烦。 答:指定一个Nios II IDE的工作目录,就打开了那个目录下存在的工程。另外, 在Nios II中是可以建立多个工程的。
7.在Quartus II 中编译出现如下错误怎么办?
Error: Can't place pins assigned to pin location Pin_AE24
(IOC_X65_Y2_N2)
答:按F1可以查看帮助,出现这样的错误的原因是:
CAUSE: You assigned two or more pins to the specified location, but the Fitter cannot place all the pins in that location.删除这个管脚即可。有 一种比较简便的方法,就是在工程目录中找到一个后缀为QSF的管脚配置文件,查
找Pin_AE24删除那行语句就行了。
8.如何在NIOS II IDE 下跟踪查看变量的定义或者函数的定义?
答:按住CTRL键,鼠标移动到变量或者函数名的地方,就可以发现这些地方高亮
显示,单击就可以进入到变量或者函数定义的地方。
9. 在count_binary.c有这样一段程序,它是如何操作的? unsigned int data =
segments[hex & 15] | (segments[(hex >> 4) & 15] << 8)
答:segments[hex & 15]显示个位0~F;(segments[(hex >> 4) & 15] << 8)显
示十位数0~F,个位0~F,然后十位加一。 10.这个错误是由什么引起?
答:提示LED_PIO_BASE没有声明,这是因为名字不一致引起的比如,在生成SOPC 系统时,双击PIO(Parallel I/O)(在Avalon Modules -> Other 下),为系统添
加输出接口,你没有把该组件改名成LED_PIO,而是保留了原始的名字:PIO_0;但
你又通过 IOWR_ALTERA_AVALON_PIO_DATA(LED_PIO_BASE, led);来向该组件写入
数据,就会导致上述错误。解决办法:1.可以修改sopc系统,为该PIO改名为 LED_PIO ;2.在hello_led.c的前面给LED_PIO_BASE赋值,如#define LED_PIO_BASE 0x00001800,后面的这个地址要与SOPC中的地址对应。 11. 如何在NIOS II中驱动外部芯片或设备?
答:在开发过程中,我们经常会使用外接一些芯片,或外接一些实用电路,比如 AD芯片、串并转换芯片等等,那么如何在NIOS II中去使用这些芯片呢?我们在
开发中会有多个选择:
1.如果这个芯片是使用数据和地址总线的,并且补线时没有足够的单独引脚,那
么这个芯片必须挂接在tri_stat总线上,这种用法和我们以往单片机或MCU 类似
,在SOPC Builder中直接定义用户逻辑,如果有额外的控制引脚,就需要用PIO来
驱动,虽然公用数据地址线节省了引脚,但做控制时序费劲了。
2.如果这个芯片单独使用数据和地址,那么我们会直接做成Avalone总线的Slave
相关推荐: