2007—2008学年第二学期
《数字电子技术》考试试卷(A卷)
班级 姓名 学号
注意:所有解答均写在答题纸上。 一、简答题(每小题5分 共40分)
1、试写出与二进制数(101110101.011)2相对应的八进制数、十进制数和十六进制数。
2、试化简具有无关项的逻辑函数:
题号 得分 一 二 三 四 五 六 总得分 评卷人 审核人 Y(A,B,C,D)??m(2,6,8)?d(10,11,12,14,15)
3、简述图1所示CMOS反相器的工作原理。
T1
T2
图1 CMOS反相器 图2 简化的OC门 4、图2虚线框内为简化的OC门,试分析输入A、B与输出Y的逻辑关系。
5、对图3所示的ROM电路,当A1A0=10,EN’=0时,写出D3D2D1D0的值。
第 1 页/共 5 页
图3 ROM电路
6、图4所示为同相型施密特触发器及VI 输入波形。已知施密特触发器触发电平分别为VT+=2V,VT-=1V,试画出与VI相对应的VO输出波形。
图4 施密特触发器及其输入波形
7、图5为权电阻网络D/A转换器,试推导Vo的表达式。若Vref = -8V,d3d2d1d 0=1001,求Vo的值。
第 2 页/共 5 页
图5 权电阻网络D/A转换器
8、图6为计数型A/D转换器的原理框图,试扼要说明其转换原理。
图6 计数型A/D转换器
二、设计题(12分)
试用最少的或非门实现以下真值表所描述的组合逻辑函数,画出逻辑电路图。
第 3 页/共 5 页
三、分析题(10分)
图7中MUX为4选1多路数据选择器,其逻辑功能表达式为: EN?1时,Y?0; EN?0时,Y?f(A1,A0)??miDi;
i?03试分析该电路,写出逻辑函数F的最简“与或”式。
图7
四、分析题(16分)
分析图8所示同步时序逻辑电路:写出驱动方程、输出方程、求状态方程、填状态转换真值表或次态卡诺图、画状态转换图。设初态Q1Q0=00,在时钟脉冲CLK作用下,当输入序列X=1010111001时,求输出序列Z。
图8
第 4 页/共 5 页
五、设计题(12分)
试用74LS161设计一种八进制加法计数器,要求完成图9所示计数循环。
Q3Q2Q1Q0 CLK Rd 0011 0100 × ↑ × 1000 0111 0110 0101 × ↑ 图9
0 1 1 1 1 LD EP ET 工作状态 0001 0010 × × × 异步清零 0 1 1 1 × × 同步置数 0 1 保持 (C=0) × 0 保持1 1 计数
注:同步四位二进制加法计数器74LS161功能表见上表,芯片引脚图参见图10。
六、分析题(10分)
试分析题六图所示同步计数器电路,并确定其最大计数模值。
图10
第 5 页/共 5 页
搜索“diyifanwen.net”或“第一范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,第一范文网,提供最新IT计算机山东科技大学07-08数字电路试卷A 全文阅读和word下载服务。
相关推荐: