3.实现同—功能的Mealy型同步时序电路比Moore型同步时序电路()
A.状态数目更多 B.触发器更多
C.触发器—定更少 D.状态数目更少
答案:D
4.CMOS集成电路比TTL集成电路应用得更广泛的主要原因是()
A.输出电流大、带负载能力强 B.功耗小、集成度高 C.价格便宜 D.开关速度快
答案:A
5.TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效。若地址端输入为A2A1A0=100时,则低电平输出端为()
A.Y6 B.Y2 C.Y4 D.Y1
答案:C
6.如果全加器的加数A=1,被加数B=1,低位的进位CI=0,则全加器的输出和数S及高位的进位CO分别为?()
A.S=0,C0=0 B.S=0,CO=1 C.S=1,CO=1 D.S=1,CO=0
答案:B
7.如果要设计一个奇偶校验产生器,则使用下列哪种集成电路最简单?()
A.74LS86异或门 B.74LS138译码器 C.74LS32或门 D.74LS00与非门
答案:A
8.一般各种PLD组件的输出部分为:()
A.非门阵列 B.或门阵列 C.与门阵列 D.与非门阵列
答案:B
9.555集成定时器电路大致由五部份组成,即电阻分压器、电压比较器、基本R-S触发器、输出驱动器及下列哪一部份?()
A.逆向二极管 B.充电二极管 C.放电三极管 D.触发电容
答案:C
10.组合逻辑电路中的险象是由什么因素引起的?()
A.电路中存在时延
B.电路未采用最简设计 C.电路的输出端过多 D.逻辑门类型不同
答案:A
11.下列几种TTL电路中,输出端可实现线与功能的电路是()
A.与非门 B.OC门 C.或非门 D.异或门
答案:B
12.逻辑函数Y=ABC?ABC?ABC?ABC的最简与—或表达式为()
A.AC?AC B.A C.C D.BC?BC
答案:C
13.完全确定原始状态表中有六个状态A、B、C、D、E、F。等效对为:A和B,B和D,E和F。则该时序电路的最简状态表中共有多少个状态?()
A.2 B.3 C.6 D.4
答案:B
14.二进制数11101.0100等于十六进制数()
A.35.2 B.29.3 C.23.2 D.1D.4
答案:D
15.余3码01000101.1001对应的十进制数是()
A.45.9 B.69.56 C.45.3 D.12.6
答案:D
16.在下列三个逻辑函数表达式中,下列哪一项是最小项表达式()
A.Y(A,B,C)?ABC?ABC?BC B.Y(A,B,C)?A?B?C?ABC?ABC C.Y(A,B)?AB?ABB D.Y(A,B)?AB?AB
答案:B
17.根据反演规则,F=(AB?C)B?D的反函数为()
A.F?(A?BC)?BD
B.F?[(A?B)C?B]D C.F?(AB?C)B?D D.F?AB?CB?D
答案:B
18.如果JK触发器的J=1,K=0,则当计时钟脉冲波出现时,Qn+1为()
A.Q B.0 C.Q D.1
答案:D
19.同步时序电路设计中,状态编码采用相邻编码法的目的是()
A.提高电路可靠性 B.提高电路速度
C.减少电路中的触发器 D.减少电路中的逻辑门
答案:D
20.逻辑函数中任意两个不同的最小项
A.0
B.无法确定 C.
mi与
mj之积(
mi?mj)为()
mi?mj
D.1
答案:A
21.将8421码(01000101.1001)转换成十进制数()
A.45.3 B.12.6 C.69.6 D.45.9
答案:D
22.属于组合逻辑电路的部件是()
A.触发器 B.计数器 C.寄存器 D.编码器
答案:D
23.下列逻辑门中哪一种门的输出在任何条件下都可以并联使用?()
A.普通CMOS与非门
B.TTL集电级开路门(OC门)
C.具有推拉式输出的TTL与非门 D.CMOS三态输出门
答案:B
24.主从型JK触发器的特性方程
Qn?1?() A.
Qn?1?JQ?KQ B.Qn?1?JQ?KQ
C.
Qn?1?JQ?KQ D.
Qn?1?JQ?KQ 答案:C
25.由或非门构成的基本RS触发器的约束方程是()
A.R?S=0 B.RS=0 C.RS=1 D.R+S=1
答案:B
26.将逻辑函数Y=AB?AB?ABC化简为最简与—或表达式()
A.B?A
相关推荐: