第一范文网 - 专业文章范例文档资料分享平台

西北工业大学_数字电子技术基础_实验报告_实验1

来源:用户分享 时间:2025/9/15 11:51:48 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

output s1, s0;

assign s1 = a & b; assign s0 = a ^ b;

endmodule ②测试模块 `timescale 1ns/1ps module tb_shared; reg a_test; reg b_test; reg c_test; reg d_test; reg m_test; wire s1_test; wire s0_test; initial m_test=0;

always #80 m_test=~m_test; initial

begin a_test=0; b_test=0; c_test=0; d_test=0; #20 a_test=0; b_test=1; c_test=0; d_test=0; #20 a_test=1; b_test=0; c_test=0; d_test=0; #20 a_test=1; b_test=1; c_test=0;

d_test=0; #20 a_test=0; b_test=0; c_test=0; d_test=0; #20 a_test=0; b_test=0; c_test=0; d_test=1; #20 a_test=0; b_test=0; c_test=1; d_test=0; #20 a_test=0;

b_test=0; c_test=1; d_test=1; end shared

UUT_shared(.a(a_test),.b(b_test),.c(c_test),.d(d_test),.m(m_test),.s1(s1_test),.s0(s0_test));

endmodule

③仿真后的波形截图

④对波形的分析

本例是由两个二选一多路选择器和一个两位二进制数加法器构成的电路。分析上图波形,当m信号为0时,加法器计算a和b的和;当m信号为1时,加法器计算c和d的和。所以

西北工业大学_数字电子技术基础_实验报告_实验1.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c1hfsi1c2t141z4g1sgcd5uqa87qzsz016s1_2.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top