第一范文网 - 专业文章范例文档资料分享平台

西北工业大学_数字电子技术基础_实验报告_实验1

来源:用户分享 时间:2025/9/15 11:45:45 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

#20 a_test=0; b_test=1; #20 a_test=1; b_test=1; end

adder UUT_adder(.a(a_test),.b(b_test),.s1(s1_test),.s0(s0_test));

endmodule

③仿真后的波形截图

④对波形的分析

本例的目的是实现两个一位二进制数a和b的和,s0表示第一位,s1表示第二位。分析仿真波形结果,当a与b均为0时,s1与s0均输出0;当a与b有一个是1时,s1输出0,s0输出1;当a与b均为1时,s1输出1,s0输出0.所以根据波形结果分析得到,电路实现了目的。

三、本次实验收获和心得

通过本次实验,我首先学会了使用modelsim软件对电路进行仿真,真正进行了Verilog语言的实践,对Verilog语言掌握更加具体。还了解到了如何写测试文件,怎样分析仿真出来的波形图。心得体会是,想要掌握Verilog语言,实验仿真是绝对不可缺少的,只有在亲手打代码的过程中,才能掌握,仅仅停留在理论层面是不具体的;我还明白了只有进行仿真之后,输出的波形图和预想波形图一致之后,才能判断构建的电路是正确的。

西北工业大学_数字电子技术基础_实验报告_实验1.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c1hfsi1c2t141z4g1sgcd5uqa87qzsz016s1_5.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top