第一范文网 - 专业文章范例文档资料分享平台

片上电子信息系统,基于EDA的FPGA,串口通信及串口中断

来源:用户分享 时间:2025/5/16 14:59:46 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

进入Configure IO Interface, 添加URAT(RS232), GPIO(LEDs) 两个外部设备。

6、如下图配置外围 。

13

7、点击 Next 进入 Add Internal Peripheral 对话框

8、直接点击Next 进入Software Setup 对话框

标准输入和输出设备都选择RS232,Memory test 和Peripheral selftest 都不必选。

14

9、 点击 Next 进入 System Created 对话框

15

10、 点击 Generate 进入congratulations 界面,指出 BSB 产生的文件,点击Finish 完

成项目的建立。

11、 点击Bus Interfaces TAB,双击xps_timer_0进入配置IP对话框,在User Tab中勾

选Only One Timer is present。

图2-8 配置定时器

配置定时器的地址,过程同SW。配置完成后地址应无冲突。

图2-9 配置地址

2、UCF File管脚分配定义和.c文件的编写

UCF File管脚分配如下:

############################################################################

## This system.ucf file is generated by Base System Builder based on the ## settings in the selected Xilinx Board Definition file. Please add other ## user constraints to this file based on customer design specifications.

############################################################################

# Net sys_clk_pin LOC=; # Net sys_rst_pin LOC=; ## System level constraints

Net sys_clk_pin TNM_NET = sys_clk_pin;

TIMESPEC TS_sys_clk_pin = PERIOD sys_clk_pin 50000 ps;

16

片上电子信息系统,基于EDA的FPGA,串口通信及串口中断.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c1quei32tek2b61z989n6_4.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top