第一范文网 - 专业文章范例文档资料分享平台

多周期MIPS CPU实验报告

来源:用户分享 时间:2025/6/18 8:30:17 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

ALUOp=3'b000; IRWrite=0; PCWrite=0; end s2:begin ALUSrcA=1; ALUSrcB=2'b10; ALUOp=3'b000; IRWrite=0; PCWrite=0; end s3:begin lorD=1; end s4:begin RegDst=0; MemtoReg=1; RegWrite=1; end s5:begin lorD=1; MemWrite=1; end s6:begin ALUSrcA=1; ALUSrcB=2'b00; ALUOp=3'b000;//??? end s7:begin RegDst=1; MemtoReg=0; RegWrite=1; end s8:begin ALUSrcA=1; ALUSrcB=2'b00; ALUOp=3'b111; PCSrc=2'b01; Branch=1; end s9:begin ALUSrcA=1; ALUSrcB=2'b10; ALUOp=3'b000;

end s10:begin RegDst=0; MemtoReg=0; RegWrite=1; end s11:begin PCSrc=2'b10; PCWrite=1; end endcase end endmodule

【仿真源码】

module TestTop;

// Inputs reg clk; reg reset;

// Outputs wire[31:0] PC; wire[31:0] Instr;

// Instantiate the Unit Under Test (UUT) Top uut ( .clk(clk), .reset(reset), .PC(PC), .Instr(Instr) );

initialbegin

// Initialize Inputs clk =0; reset =0; #5;// 刚开始设置pc为0 clk =!clk; #5;

reset =1; clk =!clk; forever#5 clk =!clk; end endmodule

搜索更多关于: 多周期MIPS CPU实验报告 的文档
多周期MIPS CPU实验报告.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c2al1f5xrgf3ef8k93tuc_4.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top