第一范文网 - 专业文章范例文档资料分享平台

8086和8088引脚图

来源:用户分享 时间:2025/5/31 9:44:29 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

?

? AD7~AD0(Address/Data)地址/数据分时复用引脚,双向、三态在第一个时钟周期输出存储器或I/O端口的低8位地址A7~A0,其他时间用于传送8位数据D7~D0

? A15~A8(Address)中间8位地址引脚,输出、三态这些引脚在访问存储器或外设时,提供全部20位地址中的中间8位地址A15~A8

? A19/S6~A16/S3(Address/Status)地址/状态分时复用引脚,输出、三态

? ALE(Address Latch Enable)地址锁存允许,输出、三态、高电平有效ALE引脚高有效时,表示复用引脚:AD7~AD0和A19/S6~A16/S3正在传送地址信息

? IO/M*(Input and Output/Memory) I/O或存储器访问,输出、三态

? WR*(Write)写控制,输出、三态、低电平有效有效时,表示CPU正在写出数据给存储器或I/O端口

? RD*(Read)读控制,输出、三态、低电平有效有效时,表示CPU正在从存储器或I/O端口读入数据 ? READY 存储器或I/O口就绪,输入、高电平有效

? DEN*(Data Enable)数据允许,输出、三态、低电平有效 ? DT/R*(Data Transmit/Receive)数据发送/接收,输出、三态高电平时数据自CPU输出(发送)低电平时数据输入CPU(接收)

? SS0*(System Status 0)最小组态模式下的状态输出信号 ? INTR(Interrupt Request)可屏蔽中断请求,输入、高电平有效

? INTA*(Interrupt Acknowledge)可屏蔽中断响应,输出、低电平有效

? NMI(Non-Maskable Interrupt)不可屏蔽中断请求,输入、上升沿有效

? HOLD总线保持(即总线请求),输入、高电平有效

? HLDA(HOLD Acknowledge)总线保持响应(即总线响应),输出、高电平有效

? RESET复位请求,输入、高电平有效

? MN/MX*(Minimum/Maximum)模式选择,输入接高电平时,8088引脚工作在最小模式;反之,8088工作在最大模式 ? TEST*测试,输入、低电平有效 ? CPU引脚是系统总线的基本信号 ? 可以分成三类信号: ? 8位数据线:D0~D7 ? 20位地址线:A0~A19 ? 控制线:

? ALE、IO/M*、WR*、RD*、READY ? INTR、INTA*、NMI,HOLD、HLDA ? RESET、CLK、Vcc、GND

AD15 ~ AD0(Address/Data) 地址/数据分时复用引脚,双向、三态

A19/S6 ~ A16/S3(Address/Status) (35 ~ 38)地址/状态分时复用引脚,输出、三态

ALE(Address Latch Enable) (25)地址锁存允许,输出、高电平有效,是微处理器提供给地址锁存器8282/8283的控制信号(不能悬空) IO* /M(Input and Output/Memory) (28) I/O或存储器访问,输出、三态

WR*(Write) (29) 写控制,输出、三态、低电平有效

搜索更多关于: 8086和8088引脚图 的文档
8086和8088引脚图.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c2leo42s89b6b8ve014dr_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top