第一范文网 - 专业文章范例文档资料分享平台

电工学-下册(电子技术)第六版-秦曾煌——期末考试试题

来源:用户分享 时间:2025/5/21 23:57:19 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

宜宾职业技术学院

3.在由运放组成的电路中,运放工作在非线性状态的电路是(D)。 A、反相放大器;B、差值放大器;C、有源滤波器;D、电压比较器。 4.集成运放工作在线性放大区,由理想工作条件得出两个重要规律是(C)。 A、U+=U-=0,i+=i-;B、U+=U-=0,i+=i-=0; C、U+=U-,i+=i-=0;D、U+=U-=0,i+≠i-。

5.分析集成运放的非线性应用电路时,不能使用的概念是(B)。

A、虚地;B、虚短;C、虚断。

6.集成运放的线性应用存在(C)现象,非线性应用存在(B)现象。

A、虚地;B、虚断;C、虚断和虚短。 7.理想运放的两个重要结论是(B)。

A、虚短与虚地;B、虚断与虚短;C、断路与短路。 8.集成运放一般分为两个工作区,它们分别是(B)。 A、正反馈与负反馈;B、线性与非线性;C、虚断和虚短。 四、问答题:

1.集成运放一般由哪几部分组成?各部分的作用如何?

答:集成运放一般输入级、输出级和中间级及偏置电路组成。输入级一般采用差动放大电路,以使运放具有较高的输入电阻及很强的抑制零漂的能力,输入级也是决定运放性能好坏的关键环节;中间级为获得运放的高开环电压放大位数(103~107),一般采用多级共发射极直接耦合放大电路;输出级为了具有较低的输出电阻和较强的带负载能力,并能提供足够大的输出电压和输出电流,常采用互补对称的射极输出器组成;为了向上述三个环节提供合适而又稳定的偏置电流,一般由各种晶体管恒流源电路构成偏置电路满足此要求。

2.何谓“虚地”?何谓“虚短”?在什么输入方式下才有“虚地”?若把“虚地”真正接“地”,集成运放能否正常工作?

页脚内容- 13 -

宜宾职业技术学院

答:电路中某点并未真正接“地”,但电位与“地”点相同,称为“虚地”;电路中两点电位相同,并没有真正用短接线相连,称为“虚短”,若把“虚地”真正接“地”,如反相比例运放,把反相端也接地时,就不会有ii=if成立,反相比例运算电路也就无法正常工作。

3.集成运放的理想化条件是哪些?

答:集成运放的理想化条件有四条:①开环差模电压放大倍数AU0=∞;

②差模输入电阻rid=∞; ③开环输出电阻r0=0; ④共模抑制比KCMR=∞。

4.集成运放的反相输入端为虚地时,同相端所接的电阻起什么作用?

答:同相端所接电阻起平衡作用。

第20章逻辑门电路

一、 填空题:

1. 在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫做数字信号。

2. 数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑关系,对应的电路称为与门、或门和非门。

3.在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

4.在正常工作状态下,TTL门的高电平为3.6伏,低电平为0.3伏。 5.最简与或表达式是指在表达式中与项最少,且变量个数也最少。

6.功能为有1出1、全0出0门电路称为或门;相同出0,相异出1功能的门电路是异或门;实际中与非门应用的最为普遍。

7.在逻辑中的“1”和“0”用来表示“真”和“假”、“高”和“低”……。 二、选择题:

页脚内容- 14 -

宜宾职业技术学院

1.逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为(B)。

A、逻辑加 B、逻辑乘C、逻辑非 2.十进制数100对应的二进制数为(C)。

A、1011110 B、1100010 C、1100100 D、1000100

3.和逻辑式AB表示不同逻辑关系的逻辑式是(B)。 A、A?B B、A?B C、A?B?B D、AB?A

4.数字电路中机器识别和常用的数制是(A)。

A、二进制B、八进制C、十进制D、十六进制

5.一个两输入端的门电路,当输入为1和0时,输出不是1的门是(C)。

A、与非门B、或门C、或非门D、异或门

第20章门电路和组合逻辑电路

一、填空题:

1.组合逻辑电路的输出仅与输入的状态有关。 2.共阳极的数码管输入信号的有效电平是低电平。

二、选择题:

1.组合电路的输出取决于(a)。 a.输入信号的现态b.输出信号的现态

c.输入信号的现态和输出信号变化前的状态 2.组合电路的分析是指(c)

a.已知逻辑图,求解逻辑表达式的过程

b.已知真值表,求解逻辑功能的过程 c.已知逻辑图,求解逻辑功能的过程 3.电路如图所示,其逻辑功能为(b)

页脚内容- 15 -

宜宾职业技术学院

a.“与”门,其表达式F=ABCD

b.”与或非“门,其表达式F?AB?CD c.”与非“门,其表达式F?AB?CD 4.组合逻辑电路的设计是指(a)

a.已知逻辑要求,求解逻辑表达式并画逻辑图的过程 b.已知逻辑要求,列真值表的过程

c.已知逻辑图,求解逻辑功能的过程 5.组合电路是由(a)

a.门电路构成b.触发器构成c.a和b

三、判断正误题:

1.组合逻辑电路的输出只取决于输入信号的现态。(对) 2.组合逻辑电路中的每一个门实际上都是一个存储单元。(错)

第21章触发器和时序逻辑电路

一、填空题:

1.时序逻辑电路的特点是:输出不仅取决于当时输入的状态还与电路原来的状态有关。

2.欲使JK触发器实现Qn?1?Qn的功能,则输入端J应接“1”,K应接“1”。 3.组合逻辑电路的基本单元是门电路,时序逻辑电路的基本单元是触发器。 4.两个与非门构成的基本RS触发器的功能有置0、置1和保持。电路中不允许两个输入端同时为0,否则将出现逻辑混乱。

5.钟控RS触发器具有“空翻”现象,且属于电平触发方式的触发器;为抑制“空翻”,人们研制出了边沿触发方式的JK触发器和D触发器。

6.JK触发器具有保持、翻转、置0和置1的功能。

页脚内容- 16 -

电工学-下册(电子技术)第六版-秦曾煌——期末考试试题.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c2unss8hmh15nd0e7n2yj9vfqx3d4pq01619_4.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top