第一范文网 - 专业文章范例文档资料分享平台

15357 电子技术基础-检测题习题解析(1)

来源:用户分享 时间:2025/5/29 8:51:43 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

2、写出图6-19所示各逻辑电路的次态方程。(每图3分,共18分)

A CP 1D C1 (a)

1 CP 1J C1 1K (d)

Q

CP Q

CP 1D C1 (b) 1J C1 1K (e)

Q

CP Q

CP 1D C1 (c) 1J C1 1K (f)

Q Q

图6-19检测题6.5.2逻辑图

解:(a)图:Qn?1?A (b)图:Qn?1?Dn (c)图:Qn?1?Qn (d)图:Qn?1?Qn (e)图:Qn?1?Qn (f)图:Qn?1?Qn

3、图6-20所示为维持阻塞D触发器构成的电路,试画出在CP脉冲下Q0和Q1的波形。(9分)

Q0 CP 1D C1 Q 1D C1 Q1 Q Q Q 33

图6-20 检测题6.5.3逻辑图

解:Q0n+1=Q0,Q1n+1=Q1,设触发器初态为00,各位触发器在CP上升沿触发。

显然在每一个CP脉冲上升沿到来时,触发器Q0状态就翻转一次,而触发器Q1的状态翻转发生在Q0由0到1时刻。图略。

nn第7章 检测题 (共100分,120分钟)

一、填空题:(每空0.5分,共33分)

1、时序逻辑电路按各位触发器接受 时钟脉冲控制 信号的不同,可分为 同 步时序逻辑电路和 异 步时序逻辑电路两大类。在 异 步时序逻辑电路中,各位触发器无统一的 时钟脉冲控制 信号,输出状态的变化通常不是 同一时刻 发生的。

2、根据已知的 逻辑电路 ,找出电路的 输入 和其现态及 输出 之间的关系,最后总结出电路逻辑 功能 的一系列步骤,称为时序逻辑电路的 分析 。

3、当时序逻辑电路的触发器位数为n,电路状态按 二进制 数的自然态序循环,经历的独立状态为2个,这时,我们称此类电路为 二进制 计数器。 二进制 计数器除了按 同步 、 异步 分类外,按计数的 加减 规律还可分为 加 计数器、 减 计数器和 可逆 计数器。

4、在 十进制 计数器中,要表示一位十进制数时,至少要用 四 位触发器才能实现。十进制计数电路中最常采用的是 8421 BCD代码来表示一位十进制数。

5、时序逻辑电路中仅有存储记忆电路而没有逻辑门电路时,构成的电路类型通常称为 莫尔 型时序逻辑电路;如果电路中不但除了有存储记忆电路的输入端子,还有逻辑门电路的输入时,构成的电路类型称为 米莱 型时序逻辑电路。

6、分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的 驱动 方程、 输出 方程和 次态 方程,若所分析电路属于 异 步时序逻辑电路,则还要写出各位触发器的 时钟脉冲 方程。

7、时序逻辑电路中某计数器中的 无效 码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入 有效循环体 ,使 无效 码不再出现的能力称为 自启动 能力。

8、在 分频 、 控制 、 测量 等电路中,计数器应用得非常广泛。构成一个六进制计数器最少要采用 三 位触发器,这时构成的电路有 6 个有效状态, 2 个无效状态。

34

n

9、寄存器可分为 数码 寄存器和 移位 寄存器,集成74LS194属于 双向 移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有 4 个;若构成扭环计数器时,其有效状态是 8 个。

10、 寄存 器是可用来存放数码、运算结果或指令的电路,通常由具有存储功能的多位 触发 器组合起来构成。一位 触发 器可以存储1个二进制代码,存放n个二进制代码的 寄存 器,需用n位 触发 器来构成。

11、74LS194是典型的四位 TTL 型集成双向移位寄存器芯片,具有 左移和右移 、并行输入、 保持数据 和 清除数据 等功能。 12、555定时器可以构成施密特触发器,施密特触发器具有 回差 特性,主要用于脉冲波形的 整形 和 变换 ;555定时器还可以用作多谐振荡器和 单 稳态触发器。 单 稳态触发器只有一个 暂稳 态、一个 稳 态,当外加触发信号作用时, 单稳 态触发器能够从 稳 态翻转到 暂稳 态,经过一段时间又能自动返回到 稳 态,

13、用集成计数器CC40192构成任意进制的计数器时,通常可采用反馈 预置 法和反馈 清零 法。 二、判断题(每小题1分,共10分)

1、集成计数器通常都具有自启动能力。 (对) 2、使用3个触发器构成的计数器最多有8个有效状态。 (对) 3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 (错) 4、利用一个74LS90可以构成一个十二进制的计数器。 (错) 5、用移位寄存器可以构成8421BCD码计数器。 (错) 6、555电路的输出只能出现两个状态稳定的逻辑电平之一。 (对) 7、施密特触发器的作用就是利用其回差特性稳定电路。 (错) 8、莫尔型时序逻辑电路,分析时通常不写输出方程。 (对) 9、十进制计数器是用十进制数码“0~9”进行计数的。 (错) 10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。 (对) 三、选择题(每小题2分,共20分)

1、描述时序逻辑电路功能的两个必不可少的重要方程式是( B )。

35

A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和时钟方程 D、驱动方程和输出方程

2、用8421BCD码作为代码的十进制计数器,至少需要的触发器触发器个数是( C )。

A、2 B、3 C、4 D、5

3、按各触发器的状态转换与时钟输入CP的关系分类,计数器可分( A )计数器。 A、同步和异步 B、加计数和减计数 C、二进制和十进制 4、能用于脉冲整形的电路是( C )。

A、双稳态触发器 B、单稳态触发器 C、施密特触发器 5、四位移位寄存器构成的扭环形计数器是( B )计数器。

A、模4 B、模8 C、模16 6、下列叙述正确的是( D )

A、译码器属于时序逻辑电路 B、寄存器属于组合逻辑电路 C、555定时器属于时序逻辑电路 D、计数器属于时序逻辑电路 7、利用中规模集成计数器构成任意进制计数器的方法是( B )

A、复位法 B、预置数法 C、级联复位法 8、不产生多余状态的计数器是( A )。

A、同步预置数计数器 B、异步预置数计数器 C、复位法构成的计数器 9、数码可以并行输入、并行输出的寄存器有( C )

A、移位寄存器 B、数码寄存器 C、二者皆有 10、改变555定时电路的电压控制端CO的电压值,可改变( C )

A、555定时电路的高、低输出电平 B、开关放电管的开关电平 C、比较器的阈值电压 D、置“0”端R的电平值

36

15357 电子技术基础-检测题习题解析(1).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c3fm1a92u9686wqu5qu3g_9.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top