第一范文网 - 专业文章范例文档资料分享平台

Vivado 设计流程指导手册(含安装流程与仿真)

来源:用户分享 时间:2025/5/30 2:20:18 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

Vivado设计流程手册 Vivado设计流程指导手册——2013.4

Vivado设计分为Project Mode和Non-project Mode两种模式,一般简单设计中,我们常用的是Project Mode。在本手册中,我们将以一个简单的实验案例,一步一步的完成Vivado的整个设计流程。

一、新建工程

1、打开Vivado 2013.4开发工具,可通过桌面快捷方式或开始菜单中Xilinx Design Tools->Vivado 2013.4下的Vivado 2013.4打开软件,开启后,软件如下所示:

2、单击上述界面中Create New Project图标,弹出新建工程向导,点击Next。

依元素科技有限公司 Xilinx全球合作伙伴 www.e-elements.com 1 / 34

Vivado设计流程手册

3、输入工程名称、选择工程存储路径,并勾选Create project subdirectory选项,为工程在指定存储路径下建立独立的文件夹。设置完成后,点击Next。

注意:工程名称和存储路径中不能出现中文和空格,建议工程名称以字母、数字、下划线来组成。

4、选择RTL Project一项,并勾选Do not specify sources at this time,勾选该选项是为了跳过在新建工程的过程中添加设计源文件。点击Next。

5、根据使用的FPGA开发平台,选择对应的FPGA目标器件。(在本手册中,以Xilinx官方开

依元素科技有限公司 Xilinx全球合作伙伴 www.e-elements.com 2 / 34

Vivado设计流程手册 发板KC705为例,Nexys4开发板请选择Artix-7 XC7A100TCSG324-2的器件,即Family和Subfamily均为Artix-7,封装形式(Package)为CSG324,速度等级(Speed grade)为-1,温度等级(Temp Grade)为C)。点击Next。

6、确认相关信息与设计所用的的FPGA器件信息是否一致,一致请点击Finish,不一致,请返回上一步修改。

7、得到如下的空白Vivado工程界面,完成空白工程新建。

依元素科技有限公司 Xilinx全球合作伙伴 www.e-elements.com 3 / 34

Vivado设计流程手册

二、设计文件输入

1、如下图所示,点击Flow Navigator下的Project Manager->Add Sources或中间Sources中的对话框打开设计文件导入添加对话框。

2、选择第二项Add or Create Design Sources,用来添加或新建Verilog或VHDL源文件,点击Next。

依元素科技有限公司 Xilinx全球合作伙伴 www.e-elements.com 4 / 34

Vivado设计流程手册

3、如果有现有的V/VHD文件,可以通过Add Files一项添加。在这里,我们要新建文件,所以选择Create File一项。

4、在Create Source File中输入File Name,点击OK。注:名称中不可出现中文和空格。

依元素科技有限公司 Xilinx全球合作伙伴 www.e-elements.com 5 / 34

Vivado 设计流程指导手册(含安装流程与仿真).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c3fmmm7vfps6r0tb505k0_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top