______________座号:___ ——————————
得 分 二、单项选择题(每小题2分,共30分)
题 号 一 二 三 四 五 总分 1.设机器数字长为16位,一个容量为32MB的存储器,CPU按半字长寻址,其寻址范围是 C 。 _ _:题 号 学 _ _ _ __答_ _ _ _ _ _ : 名要姓 _ __不_ _ _ _ _ _ _ _ __内_ _ _ : 级 班 线 _ _ _ _ _ _ _ _ __封_ _ _ _ _ _ : 业密专_______________:院学——得 分
( )
线阅卷人 —
A.223 B.224 C.225 D.226
— —2. 某机字长16位,含1位符号位,该机可表示的最大定点正小数为___B___。 —得 分
A.+(1 – 2-16) B.+(1 – 2-15) C.2-16 D.2-15
— 一、填空题(每空1分,共20分) —3.当采用双符号位进行定点加减运算时,发生正溢出时双符号位为 B 。—
—( )
—1. 按照奇偶校验原理,若给二进制编码11011010加上奇校验位应为 0 ,若加上偶A.00 B. 01 C.10 D.11 ——校验位应为 1 。
4. 若[X]补=01010011,则X的十进制数真值是__D____。 ——2. 计算机由 运算器 、 控制器 、 存储器 、输入设备和输出设备五大
A.71 B.-45 C.65 D.83 —部件组成。
5. x=+0.1011, y=+0.0110,则用补码运算[x-y]补=__A____。 —封A. 0.0101 B. 0.0001 C. 1.1011 D. 1.1111 —3.链式查询方式的主要缺点是,离总线控制部件越远的设备,获得总线控制权的几率
6.动态存储器依靠 A 。 ——就越 小 。
( )
——4. 系统总线包含 数据 总线、 地址 总线和 控制 总A.电容电荷存储信息 B.触发器存储信息 ——线。
C.多路开关存储信息 D.门电路存储信息
——7. 下列关于寄存器间接寻址方式操作数所在位置的说法正确的是_C___。 ( )
—5. 存储容量的扩展通常包括 位扩展 、 字扩展 、字位扩展三
A. 操作数在指令中 B. 操作数在寄存器中 ——种扩展
C. 操作数在内存中 D. 操作数地址在指令中
——方式。
8.中断隐指令中实现对 B 的保护。 —密6.I/O设备与主机信息传输的控制方式包括 程序查询方式 、 程序中断方( )
———式 、 DMA方式 、 通道方式 、I/O处理机方式。
A.向量地址 B.断点地址
—C.中断向量 D.中断服务程序入口地址 —7.DMA采用三种传送方式:即: 停止CPU访问主 方式、周期挪用方式和DMA与cpu9.微程序控制器中,机器指令与微指令的关系是__C__。 ——交替访问 方式。
A.每一条机器指令由一条微指令来执行
—B.一段机器指令组成的程序可由一条微指令来执行
—8. CPU从主存取出一条指令并执行该指令的时间叫做 指令周期 ,它—C.每一条机器指令由一段用微指令编成的微程序来解释执行 —常常用若干个 机器周期 来表示,而后者又包含有若干个时钟周期。
D.一条微指令由若干条机器指令组成
第 1 页 共 4 页
( )
( ) ( )
( )
10.下列关于RISC的描述中,不正确的是__C____。 ( )
A.指令条数比CISC少
B.指令长度固定,指令格式种类少,寻址方式种类少
C.在程序中出现频率占80%的指令占指令总数的20%
D.只有取数/存数指令访问存储器
11.计算机硬件能直接执行的只有__B____。 ( )
A.符号语言 B.机器语言 C.汇编语言 D.机器语言和汇编语言
12. 某存储器芯片的存储容量为8K×8位,则它的地址线和数据线相加的和为__C。( )
A. 12 B. 13 C. 21 D. 22
13.以下不属于控制器的功能的是____B__。
2.计算机浮点加减运算的基本步骤。 ( )
A.指令控制 B.数据加工
C.中断控制 D.时间控制
14. 微程序控制器中的微程序存放在___B___中。
( )
A.存储器控制器 B.控制存储器
C.主存储器 D.外存
15.下列关于cache地址映射的描述,不正确的是__D___。 ( )
A.全相联映射方式中,主存的一个块可能存放到cache中任意一行
B.直接映射方式中,主存的一个块只能存放在cache的一个特定行
得 分 C.全相联映射方式的cache利用率高,直接映射方式的cache利用率低 四、计算题(第1小题6分,第2小题10分,共16分)
D.组相联映射方式是全相联映射和直接映射方式的折中方案,即主存中的一个块放到cache的哪个组是灵活的,而放到该组的哪个行是固定的。
得 分
三、简答题(第小题各5分,共10分)
1.总线判优控制中,集中式仲裁有几种方式?画出计数器定时查询方式的逻辑结构图,说明其工作原理。
1. CPU执行一段程序时,Cache完成存取的次数为3800次,主存完成存取的次数为200
次,已知Cache存取周期为50ns,主存为250ns。问: (1) Cache的命中率是多少?
(2) Cache-主存系统的效率是多少? (3)平均访问时间是多少?
第 2 页 共 4 页
2. X=-0.10101 Y=0.11110
,用加减交替法求[x/y]原。
得 分
五、设计题( 第1题10分,第2题7分,第3题7分,共24分)
1. 设某机的指令格式、有关寄存器和主存内容如下,X为寻址方式,D为形式地址,
请在下表中填入有效地址E及操作数的值。
第 3 页 共 4 页
___:号座_______________ _:题 号 学 _ _ _ __答_ _ _ _ _ _ : 名要姓 _ __不_ _ _ _ _ _ _ _ __内_ _ _ : 级 班 线 _ _ _ _ _ _ _ _ __封_ _ _ _ _ _ : 业密专_______________:院学
— —— —— —— —— —— —线
———2.—————— —— —— —— 封—— —— ——— —— ——— —— —密— —— —— ——— ——
—
3.有一个512K×16位的存储器,由128K×8位DRAM芯片构成用,CPU用WR作为读写控制信号(高电平为读,低电平为写)。问 (1)总共需要多少DRAM芯片?
(2)扩展后的存储器的数据线有多少位? (3)扩展后的存储器的地址线最少需多少位? (4)详细画出此存储器的组成框图。
第 4 页 共 4 页
设CPU内有这些部件:PC、IR、MAR、MDR、AC、CU。
(1) 写出取指周期的全部微操作。
(2) 写出减法指令“SUB X”在执行阶段所需的全部微操作。
相关推荐: