综合举例1
利用4K*8的RAM芯片容量为16KB RAM存储器系统,地址从30000H开始,它们与最小组态下的8088CPU连接,采用全译码方式,请设计该电路图。
综合举例2
已知RAM芯片和地址译码器的引脚如图所示,试回答如下问题:
(1)若要求构成一个8K×8的RAM 阵列,需几片这样的芯片?设RAM阵列组占用起始地址为E1000H的连续地址空间,若采用全地址译码方式译码,试画出存储器系统最小组态模式下的电路连接图。
(2)试写出每块RAM芯片的地址空间。
综合举例3
利用2716芯片(容量为2K×8的EPROM)扩充一容量为8KB的只读存储器。要求该存储器的首单元地址为2000H。
(1)画出芯片与系统总线的连接示意图。(采用全译码方式) (2)写出每块芯片的地址范围。
综合举例4
利用2716芯片扩充存储器如下图所示。2716芯片的容量是多少?该存储器的起始地址是多少?若要使该存储器的起始地址为2C000H,请完成电路的修改(地址线20根)。
综合举例5
利用2716芯片(容量为2K×8的EPROM)扩充一容量为8KB的只读存储器。要求该存储器的首单元地址为2000H。
(1)画出芯片与系统总线的连接示意图(采用全译码方式) (2)写出每块芯片的地址范围
综合举例6
试为某系统设计一个具有8KB ROM和40KB RAM的存储器。要求ROM用芯片2732组成,从0000H地址开始,要求地址连续;RAM用芯片6264组成,从4000H地址开始,要求地址连续。该系统CPU的地址线为16位,数据线为8位。请写出每个芯片的地址范围。2732与6264的读写信号线已与CPU相连。 提示:(1)要利用3-8译码器,译码输入端由高到低依次是C,B,A。
(2)由已知的地址信息(0000H,4000H)推算出3-8译码器的输出端哪些是寻址2732,哪些是片选6264的。可能还会用到逻辑门来进行片选。
CSCSA12~A0 A11~A0
27326264 OEOE WED7~D0D7~D0
综合举例7
某机CPU可寻址最大存储空间为为64KB,存储器按字节编址,CPU数据总线宽度为8位,用作为读/写控制信号(高电平为读,低电平为写)。目前,系统中使用的存储器容量为8KB,其中:4KB为ROM。拟采用容量为2K×8位ROM芯片,其地址范围为0000H~0FFFH。4KB为RAM,拟采用4K×2位RAM芯片,其地址范围为4000H~4FFFH。 (1)计算RAM和ROM芯片各多少片?
(2)画出CPU与存储器之间的连接图(用138译码器和适当门电路)。
相关推荐: