数字电子技术试题汇编
(A)只与输入有关 (B)只与电路当前状态有关 (C)与输入和电路当前状态均有关 (D)与输入和电路当前状态均无关
9、穆尔型(moore)时序逻辑电路的输出是( )。 (A)只与输入有关 (B)只与电路当前状态有关 (C)与输入和电路当前状态均有关 (D)与输入和电路当前状态均无关
10、把一个五进制计数器与一个四进制计数器串联可得到( )进制计数器。 A.4 B.5 C.9 D.20
11、一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz,经过( )可转换为4 位并行数据输出。
(A)8ms (B)4ms (C)8μs (D)4μs
12、如图所示为某时序逻辑电路的时序图,由此可判定该时序电路具有的功能是( )。
(A)十进制计数器(B)九进制计数器(C)四进制计数器(D)八进制计数器
三、判断题
1、想将一组并行输入的数据转换成串行输出,可选用的计数器来实现。( ) 2.在同步计数器中,当时钟脉冲输入时各触发器的翻转是同时发生的。 ( ) 3、 数码寄存器具有接收、保存和清除数码的功能。 ( )
4、计数器是数字系统中应用场合最多的时序电路之一。 ( ) 5、任意进制的计数器都有其相应的产品。 ( )
6、在同步时序电路中,存储单元状态的变化是同时发生的。 ( ) 7、时序电路不含有记忆功能的器件。 ( )
- 36 -
数字电子技术试题汇编
四、综合题
1、试画出如图所示时序电路在一系列CP 信号作用下,Q0、Q1、Q2 的输出电压波形。说明是几进制计数器,有否自启动功能。设触发器的初始状态为Q=0。
2、试分析图所示电路的逻辑功能。 (1)写出电路状态方程, (2)画出状态转换图,
(3)说明电路是几进制计数器,是否能自启动。 (注:TTL电路,输入端悬空逻辑为1)
Q1Q31JC11KCPQ11JC1Q2Q2&1JQ3C1Q21KFF3Q3Q1FF11KFF2
3、画出下图电路的状态图和时序图,并简述其逻辑功能。
- 37 -
数字电子技术试题汇编
4、由四位二进制计数器74161 及门电路组成的时序电路如图P4.28 所示。画出状态图,指出该电路的功能。解:
EPD0D1D2D3CET74161LDCPQ0Q1Q2Q3RD
5、电路如图P4.30 所示,74LS151 为8 选1 数据选择器,74161 为四位二进制计数器。请问:
(1)74161 接成了几进制的计数器?
(2)画出输出CP、Q0、Q1、Q2、L 的波形(CP 波形不少于10 个周期)。
6、试分析如图所示电路的逻辑功能。图中74LS160 为十进制同步加法计数器,其
- 38 -
数字电子技术试题汇编
功能如表所示。
7、 试用四位二进制加法计数器T4161芯片构成十三进制加法计数器,其状态转换图见图4.14(a),T4161的外部引线排列见图4.14(b)、功能参见表4.10。
(a) (b)
8、十进制计数器74160构成的计数器电路如图4. 10所示。74160的功能见表。 (1)分析该电路是几进制计数器,画出状态转换图;
- 39 -
相关推荐: