特
窄带动态范围>72db 电压范围~ 输出频率最高
正弦波、三角波输出 内载比较器 3线串行接口
温度支持范围-40℃~105℃ 低耗选择功能
能耗3V能耗20mW 20脚封装
征
目录
特点………………………………………………….1 应用………………………………………………….1 概述………………………………………………….1 原理框图……………………………………..1 修订…………………………………………………..3 说明………………………………………………….4
时序参数…………………………………....6 各最大额定值……………………………………7
防静电警告………………………..........7 内部结构和功能描述………………………..8 典型表现值………………………………………10 专业术语解释……………….………………...14 操作原理………………………………………….15 电路描述………………………………………..16
数控振荡器正相调制……………….16 Sinrom………………………………………16 DA转换……………………………………..16 比较器………………………………………16 校时器………………………………………17 输出电压一致性………………………17 功能描述………………………………………..18 串行接口………………………………….18 AD9834带电特性…………………….18 时序周期。。。。。。。。。。。。。。。。。。18 修订(略)
控制寄存器。。。。。。。。。。。。。。。。。18 频率和香味寄存器。。。。。。。。。。。20 写入频率寄存器。。。。。。。。。。。。。21 写入相位寄存器。。。。。。。。。。。。。21 复位功能。。。。。。。。。。。。。。。。。。。21 睡眠功能。。。。。。。。。。。。。。。。。。。21 符号位输出脚。。。。。。。。。。。。。。。22 IOUT和IOUTB脚。。。。。。。。。。。。22 应用信息。。。。。。。。。。。。。。。。。。。。。。23 接地和布局。。。。。。。。。。。。。。。。。。。。26 与微处理器的连接。。。。。。。。。。。。。。27 与ADSP-21xx相。。。。。。。。。。。27 与68HC11、68L11相连。。。。。。27 与80C51、80L51相连。。。。。。。28 与DSP56002相连。。。。。。。。。。。。28
开发板。。。。。。。。。。。。。。。。。。。。。。。。29 系统开发平台。。。。。。。。。。。。。。。29 AD9834与SPORT连接。。。。。。。。29 。。。。。。。。。。29 电源。。。。。。。。。。。。。。。。。。。。。。。29
应用
脉冲激励、波形发生
频率相位调谐和调制 低功率检波器和通信系统 液体和气体流测量
感应应用:近距离、运动、缺陷检波 临床医学设备
基本描述
Ad9834是一款能产生高质量正弦波和三角波的低功耗DDS芯片。它内部载有比较器能产生方波用来产生脉冲信号。Ad9834在3v时只有20mW的功耗,对功耗要求高的来说是一个较好的选择。 提供了相位调制和脉冲调制的功能。有28位的频率寄存器;75Mhz的时钟频率,分辨率为,1MHz时为。频率和相位调制由存储寄存器决定,可以通过软件或fselect和pselest脚操作串行口或修改存储器。
AD9834用三个串口写入数据。串口的操作时钟频率最高达到40MHz,并且有DSP和微控制器标准兼容。 芯片的电压允许范围为~。数字与模拟部分是独立的,而且能在不同电压上运行,例如avdd用5v电压与dvdd用3v电压时形同的。
Ad9834有断电针脚,可以控制进入断电模式,芯片中未用的部分可以给其断电来减小功耗。例如:当输出波形时DAC可以关闭。 芯片是20脚封装
开发板电路图。。。。。。。。。。。。。。。30 开发板PCB。。。。。。。。。。。。。。。。。32
外形尺寸。。。。。。。。。。。。。。。。。。。。。。35
型号索引。。。。。。。。。。。。。。。。。。35
参数说明
VDD=~=DGND=0v,Ta=TmintoTmax,Rset=ΩRload=200Ω 最小 典型值 10 30 ±1 ± Parameter 信号DA转换规范 分辨率 转换率 最大输出电流 最大输出电压 最小输出电压 输出一致 DC精确度 最大 75 -56 -56 -67 -65 10 单位 Bits mA mV mV v LSB LSB dB dBc dBc dBc dBc dBc ms 1 pF MHz uA ns V kΩ ppm/°C 测试条件/注释 Fmclk=75MHzFout=Fmclk/4096 Fmclk=75MHzFout=Fmclk/4096 Fmclk=75MHzFout=Fmclk/75 Fmclk=50MHzFout=Fmclk/50 Fmclk=75MHzFout=Fmclk/75 内部交流耦合 MSPS 非线性积分 非线性微分 DDS技术说明 动态技术要求 信噪比 总谐波失真 杂散动态范围 55 带宽 B类 C类 60 -66 -60 窄带(±200kHz) -78 -74 -50 1 Clockfeedthrough 唤醒时间 比较器 输入电压范围 输入电容 输入高通滤波器截止频率 输入直流电阻 输入漏电流 输出缓冲器 输出上升沿、下降沿时间 输出抖动 10 4 12 120 用15pF的负载 psrms 3MHz正弦波 参考电压 内部 输出阻抗 参考温度系数 逻辑输入值 最高输入电压,VINH 1 100 V ~电源 输入最低电压VINL 输入电流IINH、IINL 输入电容CIN 电源 AVDD DVDD IAA IDD B类 C类 IAA+IDD B类 C类 3 10 535 5 3 8 V ~电源 ~电源 ~电源 ~电源 ~电源 f=75MHz,f=f/4096 V V V uA pF V mA mA IDD与编码相关 IDD与编码相关 mA mA mA 低功耗睡眠模式 B类 C类 mA DA转换关闭MCLK运行 DA转换关闭MCLK运行 mA 时序参数
DDVD=~=DGND=0V除特殊标注 表2 参数 t1 t2 t3 t4 t5 t6 t7 t8MIN t8MAX t9 t10 限制域TMIN~TMAX 20/ 8/6 8/6 25 10 10 5 10 t4-5 5 3 单位 nsmin nsmin nsmin nsmin nsmin nsmin nsmin nsmin nsmax nsmin nsmin 测试条件/注释 MCLK周期:50MHZ/75MHZ MCLK正脉宽:50MHz/75MHZ MCLK负脉宽:50MHz/75MHz SCLK周期 SCLK正脉宽 SCLK负脉宽 FSYNC->SCLK下降沿建立时间 FSYNC->SCLK维持时间 数据建立时间 数据维持时间 t11 rt11A t12 此为理论设计值非产品检测值
8 8 5 nsmin nsmin nsmin FSELECT,FSELECT在MCLK下降沿来之前的建立时间 FSELECT,FSELECT在MCLK下降沿来之后的建立时间 SCLK的正脉宽开始到FSYNC下降沿的建立时间 最大额定值
TA=25℃ 除特殊标注外 表3参数 AVDD(AGND) DVDD(DGND) AVDD(DVDD) AGND(DGND) CAP/ 额定值 ~+6V ~+6V ~+ ~+ 回流锡焊(Pb-Free) 峰值温度持续时间 10秒~40秒 峰值温度 260℃ 上表所列在最大额定值下的强调可能引起对芯片的永久损害。这只是额定值,在这些或其他条件下通过技术要求中的操作部分指示,芯片的函数运算并没有指明。长时间工作在最大额定值下可能会影响芯片的可靠性。
数字IO电压(DGND) ~DVDD+ 模拟IO电压(AGND) ~AVDD+ 工作温度范围 贮存温度范围 最大节点温度 TSSOP封装 -40℃~105℃ -65℃~150℃ 150℃ JA热阻抗 143℃/W JC热阻抗 45℃/W 锡焊最大温度(10sec) 300℃ IR回流,峰值温度 220℃ 静电警告
充电设备和电路板在没有检波下可能放电,
尽管产品的功能特点能保护电路,但是在芯片上能发生强大能量的静电流。然而正常的静电预防能够避免性能下降或丢失功能。
针脚结构和功能描述
针脚号 1 针脚定义 FSADJUST 功能描述 全面调控。在此脚与AGND有个电阻RSET。这决定了整个DA转换的电流的幅度。电流和RSET的关系:IOUTFULLSCALE=18*FSADJUST/RSET FSADJUST=(额定),REST=Ω(典型值) 输出参考电压。芯片内已有一个的电压参考值 DA转换偏压。用来耦合偏置电压 比较器输入端。比较器能够由正弦波DA转换的输出产生方波。在接入比较器之前DA的输出应适当滤波以减小抖动。当置位OPBITEN和SIGN/PIB寄存器以置1,比较器输入接VIN 2 3 17 REFOUT COMP VIN 19,20 IOUT IOUTB AVDD DVDD CAP/ 电源 4 5 6 电流输出。这是一个高阻抗电流源。像200Ω电阻接于IOUT和AGND之间。IOUTB应该在AGND之间接200的外部电阻,也可直接接AGND,建议在AGND间接个20pF电容防止时钟馈通 模拟部分正极电源。范围~,在AVDD和AGND之间应加一个的去耦电容。 为数字部分提供电源。DVDD的电压范围到,在DVDD和DGND之间加一个的去耦电容。 数字电路运行在下。此电源产生于DVDD,用的是板上调节器。这个调节器需要一个100nF的去耦电容,接在此脚和DGND间,如果DVDD<=,那么此脚应与DVDD短接。 数字的地 摸你的地 数字时钟输入端。DDS输出地频率表述为主时钟频率的二进制小数形式。此输出地频率精确度和相位噪声由这个时钟决定 频率选择输入端。FSELECT控制频率寄存器,FREQ0、FREQ1,这用在相位累加器。要用的频率寄存器可以由FSELECT或FSEL位来选择。当FSEL位选择频率寄存器时,则FSELECT接于COMS的高或低 7 18 8 9 DGND AGND MCLK FSELECT 数字接口和控制 10 PSELECT 相位选择输入端,PSELECT控制相位寄存器,PHASE0/PHASE1,增加到相位累加器的输出,要用相位寄存器时可由FSELECT脚或PSEL位来选择,当由FSEL位控制时,FSELECT脚应接在CMOS的高或低 11 12 13 14 15 16 RESET SLEEP SDATA SCLK FSYNC SIGNBIT OUT 激活高数字输入端。此脚复位相应的内部寄存器置0,这相当于部分模拟输出。RESET不会影响地址存储器。 激活高位数字输入端,当此脚置高,DA转换关闭。此脚一样有控制SLEEP12位的功能。 数据串口输入端。16位数据由此输入 串行时钟输入。SCLK的每个下降沿就将一位输入AD9834 激活地位控制输入端。此为输入数据的帧同步信号。当FSYNC拉低,内部逻辑电路就会告知芯片一位新的字节进入了 逻辑输出。此脚可以输出比较器的输出,也可输出来自NCO的MSB,在寄存器置位POPBITEN可以使能此脚,DIGN/PIB为决定是比较器输出还是来自NCO的MSB输出。 典型的性能参数 专业术语
非线性积分(INL)
INL是编码从线性通过传递函数端点时的最大偏差。传递函数的端点是0时,第一个编码转换后有,全1时,有高于最后的编码转
换。偏差用LSB表示。 非线性微分(DNL)
DNL是在DA转换中两个相邻的编码其测量值和理想值有1LSB的差分。为确保单一性
相关推荐: