一个2.048Mbps串行总线码流。另外,MT8980对串行总线的时隙可以进行读写,因此可以用这种方式进行串行通信。 6.4.2 MT8980的工作原理
MT8980由串并交换器、数据存储器、帧计数器、控制寄存器、控制接口单元。接续存储器、输出复用线与并-串变换器等部分构成。串行PCM数据以2.048Mb/s速率分8路由STI0-STI7输入,经串-并变换,根据码流号和信道号一次存入256×8比特数据存储器的相应单元内。控制存储器通过控制接口,接受来自微处理器的指令,并经此指令写到接续存储器中。这样,数据存储器中各信道的数据按照接续存储器的内容,以某种顺序从中读出,再经复用、缓存、并串-变换,变为时隙变换后的8路2.048Mb/s串行码流,从而达到数据交换的目的。 6.4.3 MT8980引脚功能
输入端口:STi0-STi7 输出端口:STO0-STO7
处理机控制接口:A0-A5,D0-D7,CS,R/W,DTA等。 D0-D7:8位双向数据总线,处理机与芯片互通信息使用。
A0-A5:6位地址总线,用于处理机对芯片内各部件的寻址,传送寻址用的的地址码。 控制寄存器是一种8位的,其内容由处理机写入,用以指定的工作模式、操作对象和输入/输出的PCM总线号码。
CS是片选信号输入,低电平有效。
DS是微处理器接口是数据输入选通信号,高低平有效。
R/W是微处理器接口时读、写控制信号,若输入高电平,为读出;若输入低电平,则为写入。
ODE是输入驱动允许。若该输入保持低电平,则STO0-STO7输出驱动器正常工作;若为低电平,则STO0-STO7呈高阻。
DAT是数据应答信号输出,若此端下拉为低电平,电路处理完数据,通常DAT经909Ω接+5∨。管脚图如图6.4.3所示。
- 9 -
图6.4.3 MT8980管脚图
6.5空分交换芯片MT8816
空分交换MT8816芯片为CMOS大规模集成电路芯片,是一片8×16模拟交换矩阵,有8条COL线(L0—L7)和16条ROW线(ROW0~ROW15),形成一个模拟交换矩阵,它们可以通过任意一个交叉点接通。 6.5.1MT8816的工作原理
MT8816是一片8×16模拟交换矩阵CMOS大规模集成电路芯片,如图16-3 所示,图中有8条COL线(COL0—COL7)和16条ROW线(ROW0~ROW15),形成一个模拟交换矩阵。它们可以通过任意一个交叉点接通。芯片有保持电路,因此可以保持任一交叉接点处于接通状态,直至来复位信号为止。CPU可以通过地址线ACOL2~ACOL0和数据线AROW3~AROW0进行控制和选择需要接通的交叉点号。ACOL2~ACOL0管COL7~COL0中的一条线。ACOL2~ACOL0编成二进制码,经过译码以后就可以接通交叉点相应的COLi;AROW3~AROW0管ROW15~ROW0中的一条。AROW3~AROW0编成二进制码,经过译码以后就可以接通交叉点相应的ROWi。例如要接通L1和J0之间的交叉点。这时一方面向ACOL0~ACOL2送001,另一方向面向AROW3~AROW0送0000,当送出地址启动门ST时,就可以将相应交叉点接通了。图中还有一个端子叫”CS”,它是片选端,当CS为”1”时,全部交叉点就打开了。 6.5.2MT8816管脚功能
COL0-COL7:列输入/输出,开关矩阵8路列输入或输出。
- 10 -
ROW0-ROW15:行输入/输出,开关矩阵16路行输入或输出。 ACOL0-ACOL2:列地址码输入,对开关矩阵进行列寻址。 AROW0-AROW3:行地址码的输入,对开关矩阵进行行寻址。
ST:选通脉冲输入,高电平有效,使地址码与数据得以控制相应的开关通、断,在ST的上升沿前,地址必须经入稳定的状态,在ST的下降沿处,数据也应给是稳定。
DI:通断控制输入,若DI为高电平,将所选择的开关导通;若DI为低电平,将所选择的开关断开。
RESET:复位信号的输入,不管CS出于什么电平,均将全部开关置于截止状态。
CS:片选信号输入,高电平有效。MT8816管脚图如图6.5.2所示
图6.5.2 MT8816管脚图
6.6单元电路 6.6.1复位电路
在上电或复位过程中,控制CPU的复位状态:这段时间内让CPU保持复位状态,而不是一上电或刚复位完毕就工作,防止CPU发出错误的指令、执行错误操作,也可以提高电磁兼容性能。
无论用户使用哪种类型的单片机,总要涉及到单片机复位电路的设计。而单片机复位电路设计的好坏,直接影响到整个系统工作的可靠性。许多用户在设计
- 11 -
完单片机系统,并在实验室调试成功后,在现场却出现了“死机”、“程序走飞”等现象,这主要是单片机的复位电路设计不可靠引起的。 基本的复位方式 单片机在启动时都需要复位,以使CPU及系统各部件处于确定的初始状态,并从初态开始工作。89系列单片机的复位信号是从RST引脚输入到芯片内的施密特触发器中的。当系统处于正常工作状态时,且振荡器稳定后,如果RST引脚上有一个高电平并维持2个机器周期(24个振荡周期)以上,则CPU就可以响应并将系统复位。复位电路如图6.6.1所示。
图6.6.1 复位电路图
6.6.2晶振电路
晶体振荡器,简称晶振。在电气上它可以等效成一个电容和一个电阻并
联再串联一个电容的二端网络,电工学上这个网络有两个谐振点,以频率的高低分其中较低的频率是串联谐振,较高的频率是并联谐振。由于晶体自身的特性致使这两个频率的距离相当的接近,在这个极窄的频率范围内,晶振等效为一个电感,所以只要晶振的两端并联上合适的电容它就会组成并联谐振电路。这个并联谐振电路加到一个负反馈电路中就可以构成正弦波振荡电路,由于晶振等效为电感的频率范围很窄,所以即使其他元件的参数变化很大,这个振荡器的频率也不会有很大的变化。晶振电路如图6.6.2所示
图6.6.2 晶振电路
6.7器件清单
- 12 -
相关推荐: