第一范文网 - 专业文章范例文档资料分享平台

LVPECL与LVPECL信号之间的连接分为直流耦合方式和交流耦合方式两种

来源:用户分享 时间:2025/5/31 21:13:11 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

50~130ohm特征阻抗的传输线而交流特性并没有明显的改变。由于驱动能力强,所以支持更远距离的传输,所以背板走线或长线缆传输基本上都使用ECL逻辑。

2. ECL器件对电压和温度的变化不如TTL和CMOS器件敏感,ECL时钟驱动器产生的各路时钟的并发性更好,skew更小。

3. 相对于同为差分信号的LVDS,ECL支持的速率更高,受工艺的限制,LVDS的逻辑很少有高于1.5GHz的应用,而ECL可以应用高于10GHz的场合,可以说,高于5GHz的场合,基本上是ECL和CML的天下。在所有的数字电路中,ECL的工作速度最高,其延时小于1ns,在中小规模集成电路,高速,超高速数字系统和设备中应用 4. 对传输线阻抗的适应范围更宽。LVDS属于电流型驱动,其终端的100ohm匹配电阻兼有产生电压的功能。因此,为了不改变信号的摆幅,终端电阻的阻值必须取100ohm,为了保证较好的信号完整性,LVDS的传输线阻抗也必须精确控制在50ohm,否则容易产生反射等SI问题。

ECL/PECL/LVPECL逻辑的缺点:

跟它的优点一样,ECL的缺点也很明显,那就是功耗大,噪声容限小,抗干扰能力弱。ECL电路的逻辑摆幅只有0.8V,直流噪声容限只有200mV。可以说,ECL的高速性能是用高功耗、低噪声容限为代价换来的。

PECL的标准输出负载是50ohm至VCC-2V的电平上,在这种负载条件下,OUT+与OUT-的静态电平典型值为VCC-1.3V,OUT+与OUT-的输出电流为14mA。

PECL的输出电路结构:

PECL的输入是一个具有高输入阻抗的差分对,该差分对的共模电压需要偏置到VCC-1.3V,这样允许的输入信号电平动态最大。有的芯片在内部已经集成了偏置电路,使用时直接连接即可,有的芯片没有加,使用时需要在芯片外部加直流偏置。

PECL的输入电路结构:

PECL的逻辑电平指标:

LVPECL与LVPECL信号之间的连接分为直流耦合方式和交流耦合方式两种.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c63rjd4n3ad1jxus0i36h_4.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top