B C
六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)
七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)
表1:
地址输入 A3A2A1A0 0000 0001 0010 0011 0100 0101 0110 数据输出 D3D2D1D0 1111 0000 0011 0100 0101 1010 1001
0111 1000 1001 1010 1011 1100 1101 1110 1111 1000 1111 1100 0001 0010 0001 0100 0111 0000
CP波形如图所示:
八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求: (1)说明555定时器构成什么电路?(18分) (2)说明74LS160构成多少进制计数器?
(3)说明RAM在此处于什么工作状态,起什么作用?
(4)写出D\\A转换器CB7520的输出表达式(UO与d9~d0之间的关系); (5)画出输出电压Uo的波形图(要求画一个完整的循环)。
中南大学信息学院
《数字电子计数基础》试题(第一套)参考答案
一、填空(每空1分,共15分) 1.
2.03.地址译码器、存储矩阵、输出缓冲器4.0.039、5.31 5.双积分型、逐次逼近型6.施密特触发器、单稳态触发器 7.结构控制字、输出逻辑宏单元、E2CMOS 二、根据要求作题:(共15分) 1.
OC与非门实现如图: 2.
三、1)
2)
3)该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y端输出
连续脉冲1。
四、设用A3A2A1A0表示该数,输出F。列出真值表(6分)
A3A2A1A0 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 五、
X X X X X X F 0 0 0 0 0 1 1 1 1 1
六、T=1,连线如图:
七、D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15; 八、
CP D0 (1) (D1 2) 555定时器构成多谐振荡器,发出矩形波; 74LS160构成九进制计数器,状态转换图如下: (D2 3) RAM处于读出状态,将0000B~1000B单元的内容循环读出; (5)输出电压波形图如下: D3 《数字电子技术基础》试题(第二套) 一、填空题:(每空1分,共16分)
1.逻辑函数有四种表示方法,它们分别是()、()、()和()。 2.将2004个“1”异或起来得到的结果是()。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。 5.已知Intel2114是1K*4位的RAM集成电路芯片,它有地址线()条,数据线()条。
6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于()kHz;完成一次转换所用的时间应小于()。
7.GAL器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。
二、根据要求作题:(共16分)
3. 试画出用反相器和集电极开路与非门实现逻辑函数。
2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。
三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。(8分)
四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。(10分)
五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现:(20分) (1)用最少与非门实现,画出逻辑电路图;
(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。 六、电路如图6所示,其中RA=RB=10kΩ,C=0.1μf,试问:
1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?
2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;
3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)
七、集成4位二进制加法计数器74161的连接图如图7所示,是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;为低电平时电路开始置数,为高电平时电路计数。试分析电路的功能。要求:(15分) (1)列出状态转换表; (2)检验自启动能力; (3)说明计数模值。
中南大学信息学院《数字电子计数基
础》
试题(第二套)参考答案
二、填空(每空1分,共16分)
1.真值表、逻辑图、逻辑表达式、卡诺图; 2.0;
3.TTL、CMOS; 4.两、0; 5.10、4; 6.20、50μS;
7.通用阵列逻辑、输出逻辑宏单元、E2CMOS; 二、根据要求作题:(共16分)
1. 2. 三、
四、(1)表达式
(2)真值表
(3)逻辑功能为:全减器
五、首先,根据电路逻辑描述画出卡诺图:
相关推荐: