第一范文网 - 专业文章范例文档资料分享平台

杭电数电实验课内题设计答案

来源:用户分享 时间:2025/5/17 19:30:25 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

数字逻辑电路 课内仿真实验

第六章 QuartusII原理图设计初步

一、实验目的:初步了解学习使用Quartus||软件进行电路自动化设计。 二、实验仪器:Quartus||软件。 三、实验内容:

6-1 用Quartus||库中的宏功能模块74138和与非门实现指定逻辑函数

按照6.3节和6.4节的流程,使用Quartus||完整图6-2电路的设计,包括:创建工程,在原理图编辑窗中绘制此电路,全程编译,对设计进行时序仿真,根据仿真波形说明此电路的功能,引脚锁定编译,编程下载于FPGA中进行硬件测试。最后完成实验报告。 1、原理图

2、波形设置

3、仿真波形

6-2 用两片7485设计一个8位比较器

用两片4位二进制数值比较器7485串联扩展为8位比较器,使用Quartus||完成全部设计和测试,包括创建工程、编辑电路图、全程编译、时序仿真及说明此电路的功能、引脚锁定、编程下载,进行硬件测试。最后完成实验报告。

1、 原理图

2、 波形设置

3、 波形仿真

6-3 设计8位串行进位加法器

首先根据图4-33,用半加器设计一个全加器元件,然后根据图4-34,在顶层设计中用8个1位全加器构成8位串行进位加法器。给出时序仿真波形并说明之,引脚锁定编译,编程下载于FPGA中进行硬件测试,最后完成实验报告,讨论这个加法器的工作速度。 1、 原理图:

半加器

1位全加器

搜索更多关于: 杭电数电实验课内题设计答案 的文档
杭电数电实验课内题设计答案.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c6tuzc3b10r10e619mkl1_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top