第一范文网 - 专业文章范例文档资料分享平台

Proteus及Cadence实训课程设计——差动运算放大器设计

来源:用户分享 时间:2025/5/29 12:21:49 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

武汉理工大学《Proteus及Cadence实训》课程设计说明书

1 绪论

差分放大电路利用电路参数的对称性和负反馈作用,有效地稳定静态工作点,以放大差模信号抑制共模信号为显著特征,广泛应用于直接耦合电路和测量电路的输入级。但是差分放大电路结构复杂、分析繁琐,特别是其对差模输入和共模输入信号有不同的分析方法,难以理解,因而一直是模拟电子技术中的难点。差分放大电路:按输入输出方式分:有双端输入双端输出、双端输入单端输出、单端输入双端输出和单端输入单端输出四种类型。

Proteus软件是英国Lab Center Electronics公司出版的EDA工具软件。它不仅具有其它EDA工具软件的仿真功能,还能仿真单片机及外围器件。它是目前最好的仿真单片机及外围器件的工具。从原理图布图、代码调试到单片机与外围电路协同仿真,一键切换到PCB设计,真正实现了从概念到产品的完整设计。是目前世界上唯一将电路仿真软件、PCB设计软件和虚拟模型仿真软件三合一的设计平台,其处理器模型支持8051、HC11、PIC10/12/16/18/24/30/DsPIC33、AVR、ARM、8086和MSP430等,2010年又增加了Cortex和DSP系列处理器,并持续增加其他系列处理器模型。在编译方面,它也支持IAR、Keil和MPLAB等多种编译器。还可以直接在基于原理图的虚拟原型上编程,再配合显示及输出,能看到运行后输入输出的效果。配合系统配置的虚拟逻辑分析仪、示波器等,Proteus建立了完备的电子设计开发环境。用户甚至可以实时采用诸如RAM,ROM,键盘,马达,LED,LCD,AD/DA,部分SPI器件,部分IIC器件。

Cadence Design Systems是一个专门从事电子设计自动化(EDA)的软件公司,由SDA Systems和ECAD两家公司于1988年兼并而成。是全球最大的电子设计技术(Electronic Design Technologies)、程序方案服务和设计服务供应商。其解决方案旨在提升和监控半导体、计算机系统、网络工程和电信设备、消费电子产品以及其它各类型电子产品的设计。Cadence Allegro系统互连平台能够跨集成电路、封装和PCB协同设计高性能互连。应用平台的协同设计方法,工程师可以迅速优化I/O缓冲器之间和跨集成电路、封装和PCB的系统互联。该方法能避免硬件返工并降低硬件成本和缩短设计周期。约束驱动的Allegro流程包括高级功能用于设计捕捉、信号完整性和物理实现。由于它还得到Cadence Encounter与Virtuoso平台的支持,Allegro协同设计方法使得高效的设计链协同成为现实。

1

武汉理工大学《Proteus及Cadence实训》课程设计说明书

2 设计内容及要求

2.1设计的目的及主要任务

(1)学习Proteus软件和Cadence软件。 (2)设计一个差动运算放大器电路。

(3)利用Cadence软件对该电路设计原理图并进行PCB制版,用Proteus软件对该电路进行仿真。

2.2 设计思想

差分放大电路利用电路参数的对称性和负反馈作用,有效地稳定静态工作点,以放大差模信号抑制共模信号为显著特征,广泛应用于直接耦合电路和测量电路的输入级。但是差分放大电路结构复杂、分析繁琐。差分放大电路:按输入输出方式分:有双端输入双端输出、双端输入单端输出、单端输入双端输出和单端输入单端输出四种类型。

集成电路级与级之间采用直接耦合,而直接耦合电路必然会产生“零点漂移”。为了有效抑制零漂,输入级必须采用差动放大器。要想实现“有差能动”电路2.1如图所示,电路最大特点是电路完全对称,其中V1、V2 两管特性相同,元件参数之值相等。有两个输入端称双入,两个输出端称双出。当两个输入信号相同时,由于电路对称性,两管集电极电位相同,所以u0=0。当温度变化时,对两管的影响是一致的,相当给两管电路同时加入大小相等、极性相同的输入信号,因此,当电路特性完全对称的情况下,两管的集电极电位始终相同,不会出现普通直接耦合放大器那样的漂移电压,这就是为什么差动放大电路能够抑制零点漂移的原因。

图2-1典型差分放大电路

2

武汉理工大学《Proteus及Cadence实训》课程设计说明书

3 差动运算放大器的介绍

3.1 基本原理

差动放大电路又叫差分电路,他不仅能有效地放大交流信号,而且能有效地减小由于电源波动和晶体管随温度变化多引起的零点漂移,因而获得广泛的应用。特别是大量的应用于集成运放电路,他常被用作多级放大器的前置级。基本差动放大电路由两个完全对称的共发射极单管放大电路组成,该电路的输入端是两个信号的输入,这两个信号的差值,为电路有效输入信号,电路的输出是对这两个输入信号之差的放大。设想这样一种情景,如果存在干扰信号,会对两个输入信号产生相同的干扰,通过二者之差,干扰信号的有效输入为零,这就达到了抗共模干扰的目的。

3.3 电路图的设计

根据差分放大电路思路设计出差分运放放大电路设计电路图为:

图3-1 差动运算放大器电路原理图

3

武汉理工大学《Proteus及Cadence实训》课程设计说明书

4 Proteus软件的运用及电路的设计与仿真

4.1 原理图的绘制

电路原理图的设计与绘制的流程,包括设置电路图纸、放置元器件、调整元器件的布局、连接导线等步骤。打开PROTEUS软件,在原理图编辑窗口绘制电路图。在该界面环境下,还有预览窗口和元件列表区。编辑窗口用于放置元器件,进行连线,绘制原理图。预览窗口可以显示全部原理图。

首先要建立设计文件,选择合适的模板,并保存在预先建立好的文件夹中。选择图纸,在Proteus中点击“File”->“New design”可以根据设计的规模选择页面的大小,本次设计选用的是A4图纸。

图4-1 建立工程

然后开始进行电路原理图的绘制了利用软件的搜索功能在元件库中找到需要的元件,放置到图纸的合适位置,并分别设置好各个元器件的参数,再在需要的位置放置图形文本框,最后将各个元器件连接起来,这样原理图就绘制完成了。然后对所绘制的电路原理图进行检查,如有错误就要作进一步的调整与修改,以保证原理图准确无误。并在绘制原理

4

Proteus及Cadence实训课程设计——差动运算放大器设计.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c6zaoj0fy4h03ypi6btfh_2.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top