第一范文网 - 专业文章范例文档资料分享平台

微机原理与接口技术课程(过程)考核卷(1)(1) - 图文

来源:用户分享 时间:2025/9/30 1:07:55 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

过 程 考 核 卷

班级: 学号: 姓名 考核成绩 一、单项选择题 (20分) 1.计算机系统总线中,可用于传送读、写信号的是 ( C ) A、地址总线 C、控制总线 B、数据总线 D、以上都不对 2.若寄存器A、B、C、D的内容分别为18,19,20,21时,依次执行PUSH A,PUSH B,POP C,POP D后,寄存器C的内容为 ( B ) A、18 B、19 C、20 D、21 3.CPU执行算术运算指令不会影响的标志位是 ( D ) A、溢出标志 B、符号标志 C、零标志 D、方向标志 4.下列8086指令中,对AX的结果与其他三条指令不同的是 (C ) A、MOV AX,0 B、XOR AX,AX C、SUB AX,AX D、OR AX,0 5.若256K位(bit)的SRAM芯片具有8条数据线,则它具有的地址线条数为( D ) A、14 B. 15 C. 17 D. 18 6.某16位的CPU,主频为10MHz,其总线读写周期为4个时钟周期加上一个等待状态(Tw),问其最大总线频宽可达 ( A ) A、2M bytes/sec(字节/秒) C、4M bytes/sec B、2.5M bytes/sec D、5M bytes/sec 7.在8086CPU中,软件中断的中断类型码来自 ( D ) A、8259A中断类型码寄存器ICW2 C、FR(标志寄存器) B、I/O接口 D、以上都不对 8.IBM-PC机中基本输入输出系统(BIOS)及BASIC解释程序存放在 中 ( B ) A、RAM存储器 C、软盘 B、ROM存储器 D、硬盘 9.8086CPU中的IP的作用是 。( B ) A.保存放置在数据总线上的数据。 B.装有将要执行的下一条指令的段内地址。 C.保存被译码的指令操作码。 D.装有当前正在执行指令的段地址。 10. 设(CS)=4000H,(SS)=6000H,(IP)=200H,则IP所指的物理地址为 。( B ) A.46000H B.40200H C.60200H D.26000H 11.IP总是指向当前指令地址的段内偏移量,又称有效地址EA,当BIU从内存中取出一个指令字节后要做 。 ( B ) A.IP自动加2 B.IP自动加1 C.IP自动复位 D.IP自动置1 12.8086微处理器被设计为两个独立的部件,它们是 。 ( B ) A.运算器和控制器 B.总线接口BIU和执行部件EU C.寄存器组和标志寄存器 D.分析指令和执行指令部件 13.设(DS)=426AH,偏移量为86H,该字节的物理地址是 。 ( B ) A.43F00H B.42726H C.42706H D.42720H ——…………………………装………………………………订………………………………线………………………………14.当8086的MN/MX引脚处于 状态时,系统处于最大方式。 ( D ) A.+5V B.+1V C.2V D.接地 15.在8086中,一个基本的总线周期由 个时钟周期组成。 ( D ) A.1 B.2 C.3 D.4 16.8086CPU中,数据地址引脚 采用分时复用。 ( A ) A.AD0-AD15 B.D4-AD19 C.AD0-AD20 D. 都不是 17.存储器内部分段之间是 。 ( D ) A.连续的 B.分开的 C.重叠的 D.都可以 共 页 第 页

过 程 考 核 卷

班级: 学号: 姓名 考核成绩 18. 在总线写周期中, 时不需要像读周期时要维持一个周期的浮空状态以作缓冲。 A.T1 B.T2 C.T3 D.T4 ( B ) 19. 是用来存放段起始地址 的。 ( B ) A.通用寄存器 B.段寄存器 C.所有寄存器 D.CS 20.在8086最小方式的读操作中,外界将要输入的数据送上AD线,在 的前沿,此数据被采样送入CPU。 ( D ) A.T1 B.T2 C.T3 D.T4 二、填空题(20分) 1.Inter 8086、80386、Pentium分别是16、 准32 、 32 位的微处理器。 2.最大模式下的8086CPU通过输出三位总线周期状态信号S2~S0 给 8288 ,从而产生对存储器和I/O接口的读、写信号及其他有关控制信号。 3.8286是 8 位的数据总线收发器芯片,在8086最小模式的典型配置中需 2 片8286。 4.8086/8088CPU可访问2个独立的地址空间,一个为I/O地址空间,其大小为 64K 字节;另一个为 内存地址空间 ,其大小为 1M 字节。 5.设CS=2500H,DS=2400H,SS=2430H,ES=2520H,BP=0200H,SI=0010H,DI=0206H则:(1)指令MOV AX,[BP+SI+4]源操作数的有效地址为 0214H ,物理地址为 24514H 。 (2)指令MOV AX,[DI+100H]源操作数的有效地址为 0306H ,物理地址为 24306H 。 6.设AX=2000H,BX=2002H,则在执行了指令CMP AX,BX后,标志位CF为 1 , ZF为 0 。 7.在基址变址寻址方式时,如果带上一个 8/16 位移量,带位移量的基址加变址寻址又称为 相对基址变址寻址 。 8.使用XLAT指令之前,要求 BX 指向表的首地址, AL 中存放待查的码,用来表示表中某一项与表首址的距离。 三、简答及判断题(共25分) 1、某指令对应当前段寄存器CS=FFFFH,指令指针寄存器IP=FF00H,此时,该指令的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗?试举例说明 (5分) 解:∵ FFFF0 + FF00 1 0FEF0 自然丢失 ∴故物理地址为0FEF0H。 (2分) 指向该物理地址的CS,IP值不唯一。 例如:CS:IP=0000:FEF0H也指向该物理地址。 (3分) 2、8086CPU的FLAG寄存器中,状态标志和控制标志有何不同?程序中是怎样利用这两类标志的? (5分) 解:状态标志表示算术运算或逻辑运算执行之后,运算结果的状态,这种状态将作为一种条件,影响后面的操作。 (2分) 控制标志是人为设置的,指令系统中有专门的指令用于控制标志的设置或清除,每个控制标志都对某一特定的功能起控制作用. (3分) 共 页 第 页

过 程 考 核 卷

班级: 学号: 姓名 考核成绩 3、判断下列指令的对错(正确的在括号内打 “?”,错的打 “?”) (5分) (1) LEA SI,4[SI] ( 对 ) (2) MOV AL,[CX] ( 错 ) (3) XCHG [SI],[BX] ( 错 ) (4) PUSH WORD PTR[BX] ( 对 ) (5) POP CS ( 错 ) 4. EU与BIU各自的功能是什么?如何协同工作? 解: EU是执行部件,主要的功能是执行指令。BIU是总线接口部件,与片外存储器及I/O接口电路传输数据。EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充指令队列的操作。 5.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?具体说明。 解:逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:0088H。偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存储单元。 6.80386如何从逻辑地址得到线性地址?又如何从线性地址变换得到物理地址?简述其变换过程?(5分) 解:根据描述符表的基地址和描述符在表中的偏移地址,找到段描述符在全局描述符表GDT或局部描述符表LDT中地址,并从该地址将描述符读入处理器。然后,将段描述符中的基地址加上偏移地址即可得到线性地址。 分段部件形成的32位线性地址中高10位作为寻址页目录表的偏移量,与控制寄存器CR3中页目录表基地址共同形成一个32位的地址指向页表中的一个页项,即为一个页面描述符。该页面项中高20位作为页面基地址,线性地址的低12位为偏移量,相加后形成指向某一存储单元的32位物理地址。 四、综合应用题 (30分) 1. 指出下列指令的错误: (1) MOV,AH,BX (2) MOV [SI],[BX] (3) MOV AX,[SI][DI] (4) MOV,AX,[BX][BP] (5) MOV [BX],ES:AX (6) MOV BYTE PTR[BX],1000 (7) MOV,AX,OFFSET [SI] (8) MOV CS,AX (9) MOV DS,BP 解:(1) 源、目的字长不一致 (2) 源、目的不能同时为存贮器寻址方式 (3) 基址变址方式不能有 SI和DI的组合 (4) 基址变址方式不能有 BX和BP的组合 (5) 在8086寻址方式中,AX不能作为基址寄存器使用,而且源、目的不能同时为存贮器寻址方式 (6) 1000超出一个字节的表数范围 (7) OFFSET只用于简单变量,应去掉 (8) CS不能作为目的寄存器 (9) 段地址不能直接送入数据段寄存器 共 页 第 页

过 程 考 核 卷

班级: 学号: 姓名 考核成绩 2.已知一个存贮器,其存贮体排成64行64列的矩阵结构,若采用二维地址译码电路,实现16位并行读写操作,试问 (1)行地址译码电路和列地址译码电路各自有多少条选择控制线。 (2)行地址译码线和列地址译码线各为多少位? (3)画出该存贮器原理结构图? 解:答案: (1)行地址译码电路64条选择控制线,列地址译码电路64条选择控制线; (2)行地址寄存器和列地址寄存器各为6位 (3)存贮器原理结构图如下: 共 页 第 页

微机原理与接口技术课程(过程)考核卷(1)(1) - 图文.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c87rfz2gqxs8njyy26yqz6tzp834d3b018rx_1.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top