第一范文网 - 专业文章范例文档资料分享平台

数字逻辑电路与系统设计习题答案

来源:用户分享 时间:2025/5/24 5:27:29 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

(4)F(A,B,C,D)?题解:

?m?0,2,3,8,9,10,11,13?

(1)F?ABC?BC

F?B?C?A?C?B?C 或 F?B?C?B?C?A?B

(2)F??A?C?A?B?CA?B?C

????F?B?C?A?C?A?B?C

(3)F?A,B,C,D??

?m?0,1,8,9,10? ?m?0,2,3,8,9,10,11,13?

F?B?C?D?A?C

(4)F(A,B,C,D)?

F?A?C?D?B?C?B?D

第2章习题及解答

判断图所示电路中各三极管的工作状态,并求出基极和集电极的电流及电压。

+12V1kΩ30kΩ+6V50kΩβ=50+6V3kΩβ=20(a)图

(b)

题 解:

(a)三极管为放大状态;设VCES?0.3V有:

IB?6?0.7?0.106mA IC?0.106?50?5.3mA 50VB?0.7V VC?6.7V

(b)三极管为饱和状态;

VB?0.7V VC?VCES?0.3V

IB?6?0.76?0.3?0.177mA IC??1.9mA 303试画出图中各门电路的输出波形,输入A、B的波形如图中所示。

ABABAB&F10At≥1F2B0图

=F3t

题 解:

A0B0F10F20F30ttttt

指出图中各TTL门电路的输出为什么状态(高电、低电平或高阻态)?

VCCVIH&F1VIL10k?≥1F2VIH&F3VIL≥1F451?10k?&≥1F8VCCVILVCC&F5ENVCC10k?VCC&ENVCCF65.1k?=1F7VCCVILVIL 图

题 解:

F1?0;F2?1;F3?1;F4?0; F5为高阻;F6为高阻;F7?1;F8?0。

在图各电路中,每个输入端应怎样连接,才能得到所示的输出逻辑表达式。

&F1?A?B≥1F2?ABVCC&≥1&F4?A?BF3?AB?CD&

题 解:

AB1&F1?A?BAB0≥1F2?ABVCCABCD00&≥1AB&F4?A?BF3?AB?CDAB&

试写出图所示CMOS电路的输出逻辑表达式。

(a) (b)

题 解:

F1?A?B?A?B;F2?A?B?A?B

试写出图中各NMOS门电路的输出逻辑表达式。

题 解:

F1?A⊙B ;F2?A?B?C? ;F3?E??B?D??A?C??E?AB?CD 试说明下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)。 (1)具有推拉式输出级的TTL电路; (2)TTL电路的0C门; (3)TTL电路的三态输出门; (4)普通的CMOS门; (5)漏极开路输出的CMOS门; (6)CMOS电路的三态输出门。 题 解:

(1)、(4)不可以;(2)、(3)、(5)、(6)可以。

第3章习题及解答

搜索更多关于: 数字逻辑电路与系统设计习题答案 的文档
数字逻辑电路与系统设计习题答案.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c92aqa04gqt5gf8x599ez10e609m87w01bco_2.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top