第一范文网 - 专业文章范例文档资料分享平台

HSPICE与CADENCE仿真规范与实例(3)

来源:用户分享 时间:2025/5/17 20:15:50 本文由loading 分享 下载这篇文档手机版
说明:文章内容仅供预览,部分内容可能不全,需要完整文档或者需要复制内容,请下载word后使用。下载word有问题请添加微信号:xxxxxxx或QQ:xxxxxx 处理(尽可能给您提供完整文档),感谢您的支持与谅解。

图9共模抑制比仿真

图9所示为运放共模抑制比的仿真电路结构,两个相同的电压源Vcm,与单位增益结构的运放的两输入端连接,V1提供输入共模电平。对输出的结果取倒数可以得出CMRR,这可以用计算器完成原理见Allen运算放大器仿真。仿真设置如上,结果如下:

输入直流电压为1V时共模抑制比

扫描输入直流电压时得到的CMRR

图10 PSRR电源抑制比仿真

图10所示为运放的正电源抑制比的仿真电路结构,运放为单位增益结构,交流输入与电源串联,对其进行AC仿真后取倒数得出PSRR(思考仿真方法的原理,具体见Allen第6.6节)。仿真结果如下:

输入直流电压为1.2V时电源抑制比

输入直流电压变化时电源抑制比

图11 运放建立时间

图11为运放建立时间的仿真电路结构,输出加大摆幅的方波,观测输出的瞬态波形测量建立时间,方波输入信号分别从0V,3.3V变为1.65V。仿真结果如下图:

方波输入从0到1.65V的建立时间 方波输入从3.3V到1.65V的建立时间

搜索更多关于: HSPICE与CADENCE仿真规范与实例(3) 的文档
HSPICE与CADENCE仿真规范与实例(3).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
本文链接:https://www.diyifanwen.net/c97bv70485e6ksx698r7x_9.html(转载请注明文章来源)
热门推荐
Copyright © 2012-2023 第一范文网 版权所有 免责声明 | 联系我们
声明 :本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
客服QQ:xxxxxx 邮箱:xxxxxx@qq.com
渝ICP备2023013149号
Top