六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出
状态转换图,说明电路的逻辑功能。(20分)
《数字电子技术》试卷二参考答案
一、填空(每空1分,共20分) 1、77,115,4D,00100111。 2、与、或、非。
3、(A+B)(B+C),A(B+C)。 4、1。
5、Qn+1=S+RQn,R+S=1(或RS=0)。 6、组合逻辑电路,时序逻辑电路。 7、保持,置“0”,置“1”,翻转(或计数)。 8、6,7。
二、化简(每题5分,共20分)
1、1)F=A+B 2)F=AD+B
2、1)F=BD+BC+ACD 2)F=AB+BD+BD
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为 和 两大类。
2.在逻辑电路中,三极管通常工作在 和 状态。 3.(406)10=( )8421BCD
4.一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。
5.TTL集成JK触发器正常工作时,其Rd和Sd端应接 电平。
6.单稳态触发器有两个工作状态 和 ,其中 是暂时
的。
7.一般ADC的转换过程由 、 、 和 4
个步骤来完成。
8.存储器的存储容量是指 。某一存储器的地址线为A14~A0 ,数据线为
D3~D0 ,其存储容量是 。
一、 判断题(共16分,每题2分)
1.TTL或非门多余输入端可以接高电平。( )
2.寄存器属于组合逻辑电路。( )
3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( )
4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( )
5.PLA的与阵列和或阵列均可编程。( )
6.八路数据分配器的地址输入(选择控制)端有8个。( )
7.关门电平UOFF是允许的最大输入高电平。( )
8.最常见的单片集成DAC属于倒T型电阻网络DAC。( )
三、选择题(共16分,每题2分)
1.离散的,不连续的信号,称为( )。
A.模拟信号 B.数字信号
2.组合逻辑电路通常由( )组合而成。 A.门电路 B.触发器 C.计数器
3.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出Y2?Y1?Y0的值是( )。
A.111 B.010 C.000 D.101
4.十六路数据选择器的地址输入(选择控制)端有( )个。 A.16 B.2 C.4 D.8
5.一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。 A.4:6 B.1:10 C.4:10 D.2:4
6.常用的数字万用表中的A/D转换器是( )。
A.逐次逼近型ADC B.双积分ADC C.并联比较型ADC
7.ROM属于( )。
A.组合逻辑电路 B.时序逻辑电路
8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲
CP作用下,四位数据的移位过程是( )。
A.1011--0110--1100--1000—0000 B.1011--0101--0010--0001—0000
四、综合题(32分)
1、对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。
(9分)
Z=AB?A?B?C?A?B?C BC=0
2、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分) 例:
与门 Y=AB
B
Y
A B
& Y
Y
A =1 A &
B
EN (a) (b) (c) C
(a)
u I TG u O (b) (c) (d) C (d) 3、分析下列电路是几进制的计数器。(10分)
4、555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电
相关推荐: