深 圳 大 学 实 验 报 告
课程名称: EDA技术
实验项目名称: 基本电路行为的描述
学院: 信息工程学院
专业: 电子信息工程
指导教师:
报告人: 学号: 班级: 2
实验时间:
实验报告提交时间: 2014年5月9日
教务部制
实验内容: 1 多路选择器(习题2.1) 2 ROM(习题3.4) 3 简易加法器(习题3.5) 4 通用译码器(习题4.4) 5 第五章习题5.1、5.5、5.6、5.7、5.8 实验要求: 1.依次完成各电路功能的VHDL代码编写 2.完成相应电路仿真,并对仿真结果截图,截图中要求尽可能多的体现不同输入信号对应的输入结果 3.完成实验报告,并按时提交至Blackboard,实验报告见实验报告模板,要求按模板各项内容完成。 4.特别提示:实验报告按模板内容逐项填写,要求有完整的VHDL代码、仿真测试文件(VHDL test bench)、仿真结果截图、仿真结果分析、实验结论(或对实验的总结、心得体会)等内容。 实验过程及内容: 2.1 多路选择器 多路选择器的顶层电路如图P2.1所示。根据真值表,如果输入sel=“01”或者sel=“10”,那么输出将等于对应的某一输入(c=a或c=b).然而如果输入sel=“00”或者sel=“11”,那么输出将分别为‘0’和‘Z’(高阻)。 (a)填写表格,完成下面的代码。 (b)是对你的解答给出相关的注释。 (c)将代码编译后进行仿真,验证其正确性。 实验完整VHDL代码: library IEEE; use IEEE.STD_LOGIC_1164.ALL; entity mux is Port ( a : in STD_LOGIC_VECTOR(7 DOWNTO 0); b : in STD_LOGIC_VECTOR(7 DOWNTO 0); sel : in STD_LOGIC_VECTOR(1 DOWNTO 0); c : out STD_LOGIC_VECTOR(7 DOWNTO 0)); end mux; architecture example of mux is begin PROCESS (a,b,sel) begin IF (sel=\ c <= \ ELSIF (sel=\ c <= a; ELSIF (sel=\ c <= b; ELSE c <= (OTHERS => 'U'); END IF; END PROCESS; end EXAMPLE; 仿真测试文件代码: LIBRARY ieee; USE ieee.std_logic_1164.ALL; ENTITY Test_Mux IS END Test_Mux; ARCHITECTURE behavior OF Test_Mux IS COMPONENT mux PORT( a : IN std_logic_vector(7 downto 0); b : IN std_logic_vector(7 downto 0); sel : IN std_logic_vector(1 downto 0); c : OUT std_logic_vector(7 downto 0) ); END COMPONENT; --Inputs signal a : std_logic_vector(7 downto 0) := (others => '0'); signal b : std_logic_vector(7 downto 0) := (others => '0'); signal sel : std_logic_vector(1 downto 0) := (others => '0'); --Outputs signal c : std_logic_vector(7 downto 0); -- No clocks detected in port list. Replace
搜索“diyifanwen.net”或“第一范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,第一范文网,提供最新IT计算机VHDL第一次实验报告 全文阅读和word下载服务。
相关推荐: