电子 EDA
EDA技术及其应用第3章 宏功能模块应用
电子 EDA
3.1流水线乘法累加器设计3.1.1 电路结构与工作原理
图3-1 流水线乘法累加器顶层设计
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理1. 调用乘法器
图3-2 定制新的宏功能块
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理1. 调用乘法器
图3-3 选择LPM宏功能模块
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理1. 调用乘法器
图3-4 设置乘法器参数
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理1. 调用乘法器
图3-5 设置乘法器结构类型
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理1. 调用乘法器
图3-6将LPM乘法器设置为流水线工作方式
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理 2. 调用加法器和锁存器
图3-7 设置LPM加法器类型
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理2. 调用加法器和锁存器
图3-8 选择加法器数据输入类型
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理2. 调用加法器和锁存器
图3-9 为加法器增加进位输出
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理2. 调用加法器和锁存器
图3-10 为加法器增加流水线功能
电子 EDA
3.1流水线乘法累加器设计3.1.2 电路结构与工作原理 2. 调用加法器和锁存器
图3-11 为LPM寄存器选择D触发器类型
电子 EDA
3.1流水线乘法累加器设计3.1.3 电路时序仿真与测试
图3-12 基于逻辑宏单元的设计报告
电子 EDA
3.1流水线乘法累加器设计3.1.3 电路时序仿真与测试
图3-13 基于专用嵌入式乘法器模块的设计报告
电子 EDA
3.1流水线乘法累加器设计3.1.3 电路时序仿真与测试
图3-14 基于逻辑宏单元的流水线乘法累加器时序分析报告
电子 EDA
3.1流水线乘法累加器设计3.1.3 电路时序仿真与测试
图3-15基于专用嵌入式乘法器模块的流水线乘法累加器时序分析报告
电子 EDA
3.1流水线乘法累加器设计3.1.3 电路时序仿真与测试
图3-16 MULTADD工程仿真波形
电子 EDA
3.2 逻辑数据采样电路设计
图3-17 逻辑数据采样电路顶层设计
电子 EDA
3.2 逻辑数据采样电路设计
图3-18 调用LPM RAM宏功能模块
电子 EDA
3.2 逻辑数据采样电路设计
图3-19 LPM RAM参数设置
电子 EDA
3.2 逻辑数据采样电路设计
图3-20 增加时钟使能控制
搜索“diyifanwen.net”或“第一范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,第一范文网,提供最新资格考试认证第3章 宏功能模块应用全文阅读和word下载服务。
相关推荐: