中兴通讯硬件一部巨作-信号完整性!
信号完整性基础知识
决定因素V
端接方式 端接电平 端接电阻大小 线宽 线厚 线长t
线截面积
显而易见,低电平的抬高与印制导线电阻值及输出低电平电流有关,如下图所示:
VOL A
R BIOL
B 点的低电平比 A 点的低电平高 注意:当 IC 输出脚为低电平时,如果此器件不是驱动器, 而是一般器件,则由于输出 低电平电流太大, 远大于器件手册给出的值,输出三极管将退出饱和区,进入工作区, 使输出低电平抬高很多。如下图中上面一条虚线所示:
V
t
决定因素:端接方式 端接电阻大小 输出管饱和深度 输出管 β 值 b) IC 输出管脚经过印制导线或电缆到另一个 IC 的输入脚,输出高电平电流在印制导 线或电缆电阻上引起一个高电平的降低,其值为 VOH=IOH× R,见下图中高电平上的下 面虚线:
9
ZTE 中兴
搜索“diyifanwen.net”或“第一范文网”即可找到本站免费阅读全部范文。收藏本站方便下次阅读,第一范文网,提供最新小学教育中兴通讯硬件一部巨作-信号完整性(15)全文阅读和word下载服务。
相关推荐: